參數(shù)資料
型號(hào): DSP16410C
英文描述: TVS 400W 7.0V UNIDIRECT SMA
中文描述: DSP1629數(shù)字信號(hào)處理器
文件頁(yè)數(shù): 107/373頁(yè)
文件大小: 5643K
代理商: DSP16410C
第1頁(yè)第2頁(yè)第3頁(yè)第4頁(yè)第5頁(yè)第6頁(yè)第7頁(yè)第8頁(yè)第9頁(yè)第10頁(yè)第11頁(yè)第12頁(yè)第13頁(yè)第14頁(yè)第15頁(yè)第16頁(yè)第17頁(yè)第18頁(yè)第19頁(yè)第20頁(yè)第21頁(yè)第22頁(yè)第23頁(yè)第24頁(yè)第25頁(yè)第26頁(yè)第27頁(yè)第28頁(yè)第29頁(yè)第30頁(yè)第31頁(yè)第32頁(yè)第33頁(yè)第34頁(yè)第35頁(yè)第36頁(yè)第37頁(yè)第38頁(yè)第39頁(yè)第40頁(yè)第41頁(yè)第42頁(yè)第43頁(yè)第44頁(yè)第45頁(yè)第46頁(yè)第47頁(yè)第48頁(yè)第49頁(yè)第50頁(yè)第51頁(yè)第52頁(yè)第53頁(yè)第54頁(yè)第55頁(yè)第56頁(yè)第57頁(yè)第58頁(yè)第59頁(yè)第60頁(yè)第61頁(yè)第62頁(yè)第63頁(yè)第64頁(yè)第65頁(yè)第66頁(yè)第67頁(yè)第68頁(yè)第69頁(yè)第70頁(yè)第71頁(yè)第72頁(yè)第73頁(yè)第74頁(yè)第75頁(yè)第76頁(yè)第77頁(yè)第78頁(yè)第79頁(yè)第80頁(yè)第81頁(yè)第82頁(yè)第83頁(yè)第84頁(yè)第85頁(yè)第86頁(yè)第87頁(yè)第88頁(yè)第89頁(yè)第90頁(yè)第91頁(yè)第92頁(yè)第93頁(yè)第94頁(yè)第95頁(yè)第96頁(yè)第97頁(yè)第98頁(yè)第99頁(yè)第100頁(yè)第101頁(yè)第102頁(yè)第103頁(yè)第104頁(yè)第105頁(yè)第106頁(yè)當(dāng)前第107頁(yè)第108頁(yè)第109頁(yè)第110頁(yè)第111頁(yè)第112頁(yè)第113頁(yè)第114頁(yè)第115頁(yè)第116頁(yè)第117頁(yè)第118頁(yè)第119頁(yè)第120頁(yè)第121頁(yè)第122頁(yè)第123頁(yè)第124頁(yè)第125頁(yè)第126頁(yè)第127頁(yè)第128頁(yè)第129頁(yè)第130頁(yè)第131頁(yè)第132頁(yè)第133頁(yè)第134頁(yè)第135頁(yè)第136頁(yè)第137頁(yè)第138頁(yè)第139頁(yè)第140頁(yè)第141頁(yè)第142頁(yè)第143頁(yè)第144頁(yè)第145頁(yè)第146頁(yè)第147頁(yè)第148頁(yè)第149頁(yè)第150頁(yè)第151頁(yè)第152頁(yè)第153頁(yè)第154頁(yè)第155頁(yè)第156頁(yè)第157頁(yè)第158頁(yè)第159頁(yè)第160頁(yè)第161頁(yè)第162頁(yè)第163頁(yè)第164頁(yè)第165頁(yè)第166頁(yè)第167頁(yè)第168頁(yè)第169頁(yè)第170頁(yè)第171頁(yè)第172頁(yè)第173頁(yè)第174頁(yè)第175頁(yè)第176頁(yè)第177頁(yè)第178頁(yè)第179頁(yè)第180頁(yè)第181頁(yè)第182頁(yè)第183頁(yè)第184頁(yè)第185頁(yè)第186頁(yè)第187頁(yè)第188頁(yè)第189頁(yè)第190頁(yè)第191頁(yè)第192頁(yè)第193頁(yè)第194頁(yè)第195頁(yè)第196頁(yè)第197頁(yè)第198頁(yè)第199頁(yè)第200頁(yè)第201頁(yè)第202頁(yè)第203頁(yè)第204頁(yè)第205頁(yè)第206頁(yè)第207頁(yè)第208頁(yè)第209頁(yè)第210頁(yè)第211頁(yè)第212頁(yè)第213頁(yè)第214頁(yè)第215頁(yè)第216頁(yè)第217頁(yè)第218頁(yè)第219頁(yè)第220頁(yè)第221頁(yè)第222頁(yè)第223頁(yè)第224頁(yè)第225頁(yè)第226頁(yè)第227頁(yè)第228頁(yè)第229頁(yè)第230頁(yè)第231頁(yè)第232頁(yè)第233頁(yè)第234頁(yè)第235頁(yè)第236頁(yè)第237頁(yè)第238頁(yè)第239頁(yè)第240頁(yè)第241頁(yè)第242頁(yè)第243頁(yè)第244頁(yè)第245頁(yè)第246頁(yè)第247頁(yè)第248頁(yè)第249頁(yè)第250頁(yè)第251頁(yè)第252頁(yè)第253頁(yè)第254頁(yè)第255頁(yè)第256頁(yè)第257頁(yè)第258頁(yè)第259頁(yè)第260頁(yè)第261頁(yè)第262頁(yè)第263頁(yè)第264頁(yè)第265頁(yè)第266頁(yè)第267頁(yè)第268頁(yè)第269頁(yè)第270頁(yè)第271頁(yè)第272頁(yè)第273頁(yè)第274頁(yè)第275頁(yè)第276頁(yè)第277頁(yè)第278頁(yè)第279頁(yè)第280頁(yè)第281頁(yè)第282頁(yè)第283頁(yè)第284頁(yè)第285頁(yè)第286頁(yè)第287頁(yè)第288頁(yè)第289頁(yè)第290頁(yè)第291頁(yè)第292頁(yè)第293頁(yè)第294頁(yè)第295頁(yè)第296頁(yè)第297頁(yè)第298頁(yè)第299頁(yè)第300頁(yè)第301頁(yè)第302頁(yè)第303頁(yè)第304頁(yè)第305頁(yè)第306頁(yè)第307頁(yè)第308頁(yè)第309頁(yè)第310頁(yè)第311頁(yè)第312頁(yè)第313頁(yè)第314頁(yè)第315頁(yè)第316頁(yè)第317頁(yè)第318頁(yè)第319頁(yè)第320頁(yè)第321頁(yè)第322頁(yè)第323頁(yè)第324頁(yè)第325頁(yè)第326頁(yè)第327頁(yè)第328頁(yè)第329頁(yè)第330頁(yè)第331頁(yè)第332頁(yè)第333頁(yè)第334頁(yè)第335頁(yè)第336頁(yè)第337頁(yè)第338頁(yè)第339頁(yè)第340頁(yè)第341頁(yè)第342頁(yè)第343頁(yè)第344頁(yè)第345頁(yè)第346頁(yè)第347頁(yè)第348頁(yè)第349頁(yè)第350頁(yè)第351頁(yè)第352頁(yè)第353頁(yè)第354頁(yè)第355頁(yè)第356頁(yè)第357頁(yè)第358頁(yè)第359頁(yè)第360頁(yè)第361頁(yè)第362頁(yè)第363頁(yè)第364頁(yè)第365頁(yè)第366頁(yè)第367頁(yè)第368頁(yè)第369頁(yè)第370頁(yè)第371頁(yè)第372頁(yè)第373頁(yè)
Data Sheet
June 2001
DSP16410B Digital Signal Processor
Agere Systems Inc.
Agere Systems—Proprietary
Use pursuant to Company instructions
51
4 Hardware Architecture
(continued)
4.9 Bit Input/Output Units
(BIO
0—1
)
(continued)
If an IO
0,1
BIT[n] pin is configured as an output and
the software writes
cbit
to change the state of the pin,
there is a latency of one cycle until the DSP16410B
changes the state of the pin and a latency of an addi-
tional cycle until the VALUE[n] field (
sbit
[6:0]) reflects
the change. The use of two
nop
instructions in the fol-
lowing code segment illustrates this latency:
sbit=0x1000
cbit=0x0010
nop
nop
a0h=sbit
// IOBIT4 is an output.
// Drive IOBIT4 high.
// IOBIT4 goes high.
// VALUE4 is updated.
// Bit 4 of a0h is 1.
If the software writes
sbit
to change an IO
0,1
BIT[n]
pin from an input to an output or from an output to an
input, there is a latency of one cycle before the
VALUE[n] field of
sbit
is updated to reflect the state of
the pin. If the software writes
sbit
to change an
IO
0,1
BIT[n] pin from an output to an input and back
to an output, the BIO drives the pin with its original out-
put value.
The following code segment illustrates the latency
described in the previous paragraph:
sbit=0x0F00
cbit=0x000A
// IOBIT[3:0] - output.
// IOBIT[3:0] = 1010
// ...after 1 cycle.
// Toggle IOBIT0...
// IOBIT[3:0] = 1011
// ...after 1 cycle.
// IOBIT[3:0] - input.
// IOBIT[3:0] - output.
// IOBIT[3:0] = 1011
// ...after 0 cycles.
// Any instruction.
// a0h[3:0] = 1011.
cbit=0x0101
sbit=0
sbit=0x0F00
nop
a0h=sbit
Table 18. BIO Operations
..
Table 19. BIO Flags
DIREC[n]
0
n
6.
The BIO tests the state of input pins to determine the states of the
BIO flags. See Table 19 for details on the BIO flags.
MODE[n]/
MASK[n]
0
DATA[n]/
PAT[n]
0
1
0
BIO Action
1
(Output)
Clear IO
0,1
BIT[n].
Set IO
0,1
BIT[n].
Do not change
IO
0,1
BIT[n].
Toggle IO
0,1
BIT[n].
Do not test
IO
0,1
BIT[n].
Test
IO
0,1
BIT[n]
for logic zero.
Test
IO
0,1
BIT[n]
for logic one.
1
1
X
0
(Input)
0
1
0
1
Condition
ALLT
(alf[0])
1
0
0
1
1
ALLF
(alf[1])
0
1
0
1
1
SOMET
(alf[2])
1
0
1
0
0
SOMEF
(alf[3])
0
1
1
0
0
All or some of the
IO
0,1
BIT[6:0] pins are
configured as inputs.
§
For at least one pin IO
0,1
BIT[n] with DIREC[n] = 0 and MASK[n] = 1, IO
0,1
BIT[n] = PAT[n], and for at least one pin IO
0,1
BIT[n] with
DIREC[n] = 0 and MASK[n] = 1, IO
0,1
BIT[n]
PAT[n].
For all pins IO
0,1
BIT[n] with DIREC[n] = 0, MASK[n] = 0.
§§ DIREC[6:0] are all ones.
For at least one pin IO
0,1
BIT[n], DIREC[n] = 0.
For every pin IO
0,1
BIT[n] with DIREC[n] = 0 and MASK[n] = 1, IO
0,1
BIT[n] = PAT[n].
For every pin IO
0,1
BIT[n] with DIREC[n] = 0 and MASK[n] = 1, IO
0,1
BIT[n]
PAT[n].
All tested inputs match the pattern.
All tested inputs do not match the pattern.
§
Some (but not all) of the tested inputs match the pattern.
All of the inputs are not tested.
All IO
0,1
BIT[6:0] pins are configured as outputs.
§§
相關(guān)PDF資料
PDF描述
DSP16410 16-bit fixed point DSP with Flash
DSP25-16AR Phase-leg Rectifier Diode
DSP25 Phase-leg Rectifier Diode
DSP25-12A Phase-leg Rectifier Diode
DSP25-12AT Phase-leg Rectifier Diode
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
DSP16410CG 制造商:AGERE 制造商全稱(chēng):AGERE 功能描述:DSP16410CG Digital Signal Processor
DSP16411 制造商:AGERE 制造商全稱(chēng):AGERE 功能描述:DSP16411 Digital Signal Processor
DSP1643 制造商:未知廠家 制造商全稱(chēng):未知廠家 功能描述:Telecommunication IC
DSP1648C 制造商:AGERE 制造商全稱(chēng):AGERE 功能描述:Host-Based Controller V.92 Modem Chip Set
DSP1675TV2RDD12VDB 制造商:Agere Systems 功能描述: