參數(shù)資料
型號: XRT7245
廠商: Exar Corporation
英文描述: DS3 ATM User Network Interface(DS3異步傳輸模式用戶網(wǎng)絡(luò)接口)
中文描述: DS3自動柜員機用戶網(wǎng)絡(luò)接口(DS3異步傳輸模式用戶網(wǎng)絡(luò)接口)
文件頁數(shù): 126/324頁
文件大?。?/td> 4103K
代理商: XRT7245
第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁當(dāng)前第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁第193頁第194頁第195頁第196頁第197頁第198頁第199頁第200頁第201頁第202頁第203頁第204頁第205頁第206頁第207頁第208頁第209頁第210頁第211頁第212頁第213頁第214頁第215頁第216頁第217頁第218頁第219頁第220頁第221頁第222頁第223頁第224頁第225頁第226頁第227頁第228頁第229頁第230頁第231頁第232頁第233頁第234頁第235頁第236頁第237頁第238頁第239頁第240頁第241頁第242頁第243頁第244頁第245頁第246頁第247頁第248頁第249頁第250頁第251頁第252頁第253頁第254頁第255頁第256頁第257頁第258頁第259頁第260頁第261頁第262頁第263頁第264頁第265頁第266頁第267頁第268頁第269頁第270頁第271頁第272頁第273頁第274頁第275頁第276頁第277頁第278頁第279頁第280頁第281頁第282頁第283頁第284頁第285頁第286頁第287頁第288頁第289頁第290頁第291頁第292頁第293頁第294頁第295頁第296頁第297頁第298頁第299頁第300頁第301頁第302頁第303頁第304頁第305頁第306頁第307頁第308頁第309頁第310頁第311頁第312頁第313頁第314頁第315頁第316頁第317頁第318頁第319頁第320頁第321頁第322頁第323頁第324頁
XRT7245
DS3 UNI FOR ATM
á
PRELIMINARY
REV. 1.03
126
The circuitry in Figure 21 will function as follows during
a UNI requested interrupt. The UNI device would re-
quest an interrupt from the CPU by asserting its ac-
tive low INT* output pin. This will cause the INT0* in-
put pin of the CPU to go “l(fā)ow”. When this happens
the 8051 CPU will finish executing its current instruc-
tion, and will then branch program control the UNI in-
terrupt service routine. In the case of Figure 21, the
interrupt service routine will be located in 0003H in
code memory. The 8051 CPU does not issue an In-
terrupt Acknowledge signal back to the UNI. It will
just begin processing through the UNI’s interrupt ser-
vice routine. Once the CPU has eliminated the
cause(s) of the interrupt request, the UNI’s INT* pin
will be negated (go “high”) and the CPU will return
from the interrupt service routine and resume normal
operation.
3.8
Interfacing the UNI to a Motorola type
Microprocessor
This section discusses how to interface the XRT7245
DS3 UNI to the 68000 microprocessor.
Figure 22 presents a schematic on how to interface the
XRT7245 DS3 UNI to the MC68000 microprocessor,
over a 16 bit data bus.
F
IGURE
21. S
CHEMATIC
D
EPICTING
HOW
TO
I
NTERFACE
THE
XRT7245 DS3 UNI
TO
THE
8051 M
ICROCONTROLLER
5V
A[8:0]
D[15:8]
D[7:0]
AD[7:0]
A[15:9]
R
x
D
a
t
a
[
1
5
:
0
]
T
x
D
a
t
a
[
1
5
:
0
]
U3
74HC373
D0
D1
D2
D3
D4
D5
D6
D7
3
4
7
8
13
14
17
18
OC
G
1
11
Q0
Q1
Q2
Q3
Q4
Q5
Q6
Q7
2
5
6
9
12
15
16
19
U1
XR-T7245
TxNEG
111
TxPOS
109
TxLineClk
112
RxLineClk
99
RxNEG
98
RxPOS
97
D15
1
3
D14
4
D12
5
9
D11
11
D9
13
D8
14
D7
16
D6
17
D5
18
D4
19
D3
21
D2
23
D1
25
D0
28
A8
37
A7
40
A6
41
A5
42
A4
43
A3
44
A2
45
A1
46
A0
48
TxData15
144
142
TxData14
TxData12
140
TxData11
134
TTxData9
132
TxData8
130
TxData7
143
141
TxData6
TxData4
139
135
TxData3
133
TxData1
TxData0
131
MOTO/Intel
7
RxData0
RxData1
RxData2
RxData3
RxData5
RxData6
RxData7
RxData9
RxData10
RxData11
RxData13
RxData14
RxData15
70
68
64
62
60
58
56
54
69
67
65
63
61
57
55
53
Reset
RDS_DS
Rdy_Dtck
160
Width16
20
35
33
ALE_AS
34
Int
29
CS
32
U2
8051
WR
RD
16
17
AD0
AD1
AD2
AD4
AD5
AD7
39
38
37
36
35
34
33
32
ALE
30
A8
A9
A10
A12
A13
A14
21
22
23
24
25
26
27
28
INT0
INT1
12
13
To Address Decoder
From Address Decoder
RESET Command Circuitry
RxData[15:0]
TxData[15:0]
相關(guān)PDF資料
PDF描述
XRT7288IP CEPT1 Line Interface
XRT7288 CEPT1 Line Interface(CEPT1線接口)
XRT7288IW CEPT1 Line Interface
XRT7295AE E3 (34.368Mbps) Integrated line Receiver
XRT7295AE_03 E3 (34.368Mbps) Integrated line Receiver
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
XRT7250 制造商:EXAR 制造商全稱:EXAR 功能描述:DS3/E3 FRAMER IC
XRT7250ES-PCI 功能描述:界面開發(fā)工具 Evaluation Board for XRT7250 Series RoHS:否 制造商:Bourns 產(chǎn)品:Evaluation Boards 類型:RS-485 工具用于評估:ADM3485E 接口類型:RS-485 工作電源電壓:3.3 V
XRT7250IQ100 制造商:EXAR 制造商全稱:EXAR 功能描述:DS3/E3 FRAMER IC
XRT7288 制造商:EXAR 制造商全稱:EXAR 功能描述:CEPT1 Line Interface
XR-T7288 制造商:EXAR 制造商全稱:EXAR 功能描述:CEPT1 Line Interface