參數(shù)資料
型號: 20665
英文描述: ?lanSC310 Programmer's Reference Manual
中文描述: ?lanSC310程序員參考手冊
文件頁數(shù): 137/186頁
文件大?。?/td> 918K
代理商: 20665
第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁當(dāng)前第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁
Configuration Registers
4-47
4.3.59
Clock Control Register (Index 8Fh)
This register is used to program the crystal restart-delay time and CPU restart-delay time.
Bits 7–0 of this register are not reset when exiting Micro Power Off mode.
c
4.3.60
Reserved Register (Index 90h)
This index location is reserved.
4.3.61
General-Purpose I/O Control Register (Index 91h)
This register is used to control the PGP3–PGP0 pins. PGP0 and PGP1 can be driven
directly, can be gated by I/O commands, or can be driven by simple address decodes.
PGP2 and PGP3 can be automatically switched to a programmable level when the Power
Management Unit switches to Off mode, can be gated by I/O commands, or can be driven
by simple address decodes (i.e., each pair of pins has three ways it can be controlled).
When implemented as simple-address decodes, the PGP pin goes active when the
address bus matches the address bits (bits 9–3) programmed into the General-Purpose
7
0
Bit
Default
(Reserved)
0
XST2
0
XST1
0
XST0
0
0
0
0
0
Bit
Name
R/W
Function
7
6–5
4
3
2
1
0
W
W
W
W
W
W
W
(Reserved—must be 1)
(Reserved)
(Reserved—must be 0)
(Reserved)
PLL restart delay time control bit 2
PLL restart delay time control bit 1
PLL restart delay time control bit 0
XST2
XST1
XST0
Table 4-29
PLL Restart Time Select Logic
XST2
XST1
XST0
PLL Restart Time
0
0
0
4 ms
0
0
1
8 ms
0
1
0
16 ms
0
1
1
32 ms
1
0
0
64 ms
1
0
1
128 ms
1
1
0
256 ms
1
1
1
1 s
Note:
A 256-ms restart time is recommended when clocks are started from a PMU state where the low-speed PLL
is disabled. A 128-ms restart time is recommended when clocks are started from a PMU state where the
low-speed PLL is enabled. Results are not guaranteed if values less than these are used. This restart value
applies to both High-Speed PLL and Low-Speed PLL mode restarts.
相關(guān)PDF資料
PDF描述
20668 ?lanSC300 Data Sheet ?lanSC310 Data Sheet
2067 SAFETY SWITCH FERROCODE
2070 SAFETY SWITCH FERROCODE
2068 SAFETY SWITCH FERROCODE
2068-6104-015 Flange Mount Medium Power Terminations
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
20-665000-00 功能描述:IC 與器件插座 SOWIC TO SOIC ADAPT 20 PINS RoHS:否 制造商:Molex 產(chǎn)品:LGA Sockets 節(jié)距:1.02 mm 排數(shù): 位置/觸點數(shù)量:2011 觸點電鍍:Gold 安裝風(fēng)格:SMD/SMT 端接類型:Solder 插座/封裝類型:LGA 2011 工作溫度范圍:- 40 C to + 100 C
20-665000-00-P 制造商:ARIES 制造商全稱:Aries Electronics, Inc. 功能描述:SOWI-to-SOIC Adapter
206650-1 制造商:TE Connectivity 功能描述:206650-1
2066531 制造商: 功能描述: 制造商:TE Connectivity 功能描述: 制造商:undefined 功能描述:
206653-1 制造商: 功能描述: 制造商:undefined 功能描述: