參數(shù)資料
型號: 20665
英文描述: ?lanSC310 Programmer's Reference Manual
中文描述: ?lanSC310程序員參考手冊
文件頁數(shù): 115/186頁
文件大?。?/td> 918K
代理商: 20665
第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁當前第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁
Configuration Registers
4-25
4.3.23
Wait State Control Register (Index 63h)
This register defines the wait states for miscellaneous accesses.
Bit 7
when an SMI occurs. Refer to “SMI MMS Page Register (Index AAh)” on page 4-57.
This bit controls the size of the MMS page that is mapped to address 60000h
7
0
Bit
Default
SMMSIZE
0
BKMISS
0
FCYCWAIT1 FCYCWAIT0 INTIOWAIT
0
0
16IOWAIT
0
(Reserved)
0
SHUTD
0
0
Bit
Name
R/W
Function
7
SMMSIZE
W
SMM memory range select:
0 = 16 Kbyte
1 = 64 Kbyte
Set DRAM bank-miss wait state in Page mode
Set DRAM first-cycle wait state in Page mode
Set DRAM first-cycle wait state in Page mode. See Table 4-18 on page 4-25.
This bit controls the number of wait states for I/O addresses to internal
cores:
0 = 4 wait states
1 = 2 wait states
Wait state select for 16-bit I/O cycles
0 = 4 wait cycles
1 = 3 wait cycles
(Reserved—must be 0)
Wait state select for shutdown cycle:
0 = 16 cycles
1 = 32 cycles
6
5
4
3
BKMISS
FCYCWAIT1
FCYCWAIT0
INTIOWAIT
W
W
W
W
2
16IOWAIT
W
1
0
W
W
SHUTD
Note:
Bits 5 and 6 of this register must be set for 33-MHz operation. See also bit 5 of Index 65h.
Table 4-18
DRAM First Cycle Wait State Select Logic
PFWS
Bit 5 of Index 65h
FCYCWAIT1
Bit 5
FCYCWAIT0
Bit 4
DRAM First-Cycle
Wait States in Page
Mode
0
x
0
(default) 1
0
x
1
2
1
0
x
2
1
1
x
(33 MHz) 3
Table 4-19
DRAM Bank Miss Wait State Select Logic
BKMISS
Bit 6
MISOUT
Bit 4 of Index 62h
DRAM Bank-Miss Wait
States in Page Mode
x
0
(default) 3
0
1
4
1
1
(33 MHz) 5
相關PDF資料
PDF描述
20668 ?lanSC300 Data Sheet ?lanSC310 Data Sheet
2067 SAFETY SWITCH FERROCODE
2070 SAFETY SWITCH FERROCODE
2068 SAFETY SWITCH FERROCODE
2068-6104-015 Flange Mount Medium Power Terminations
相關代理商/技術參數(shù)
參數(shù)描述
20-665000-00 功能描述:IC 與器件插座 SOWIC TO SOIC ADAPT 20 PINS RoHS:否 制造商:Molex 產品:LGA Sockets 節(jié)距:1.02 mm 排數(shù): 位置/觸點數(shù)量:2011 觸點電鍍:Gold 安裝風格:SMD/SMT 端接類型:Solder 插座/封裝類型:LGA 2011 工作溫度范圍:- 40 C to + 100 C
20-665000-00-P 制造商:ARIES 制造商全稱:Aries Electronics, Inc. 功能描述:SOWI-to-SOIC Adapter
206650-1 制造商:TE Connectivity 功能描述:206650-1
2066531 制造商: 功能描述: 制造商:TE Connectivity 功能描述: 制造商:undefined 功能描述:
206653-1 制造商: 功能描述: 制造商:undefined 功能描述: