
STD130
3-194
Samsung ASIC
SCG18/SCG18D2
2-AND into 2-NOR into 3-NAND with 1X/2X Drive
Logic Symbol
Cell Data
Switching Characteristics
SCG18
(Typical process, 25
°
C, 1.8V, t
R
/t
F
= 0.15ns, SL: Standard Load)
Input Load (SL)
Gate Count
SCG18
SCG18
C
0.8
SCG18D2
C
1.1
SCG18D2
A
B
D
1.0
E
A
B
D
1.9
E
0.8
0.9
1.0
1.1
1.1
2.1
2.67
3.67
A
B
C
D
E
Y
Path
Parameter
Delay [ns]
SL = 2
0.121
0.152
0.142
0.183
0.121
0.155
0.137
0.196
0.120
0.156
0.158
0.217
0.139
0.149
0.092
0.092
0.152
0.144
0.101
0.091
<
Delay Equations [ns]
Group1*
0.069 + 0.026*SL
0.088 + 0.032*SL
0.116 + 0.013*SL
0.147 + 0.018*SL
0.068 + 0.026*SL
0.092 + 0.032*SL
0.110 + 0.013*SL
0.160 + 0.018*SL
0.067 + 0.026*SL
0.092 + 0.032*SL
0.132 + 0.013*SL
0.180 + 0.018*SL
0.092 + 0.024*SL
0.087 + 0.031*SL
0.067 + 0.013*SL
0.058 + 0.017*SL
0.104 + 0.024*SL
0.080 + 0.032*SL
0.075 + 0.013*SL
0.057 + 0.017*SL
Group2*
0.064 + 0.027*SL
0.087 + 0.032*SL
0.119 + 0.012*SL
0.152 + 0.017*SL
0.065 + 0.027*SL
0.089 + 0.032*SL
0.114 + 0.012*SL
0.165 + 0.017*SL
0.063 + 0.027*SL
0.091 + 0.032*SL
0.134 + 0.013*SL
0.186 + 0.017*SL
0.085 + 0.025*SL
0.081 + 0.032*SL
0.070 + 0.012*SL
0.061 + 0.016*SL
0.096 + 0.026*SL
0.077 + 0.033*SL
0.076 + 0.012*SL
0.060 + 0.016*SL
Group3*
0.061 + 0.028*SL
0.084 + 0.033*SL
0.120 + 0.012*SL
0.156 + 0.016*SL
0.062 + 0.028*SL
0.086 + 0.033*SL
0.115 + 0.012*SL
0.170 + 0.016*SL
0.060 + 0.028*SL
0.086 + 0.033*SL
0.135 + 0.012*SL
0.190 + 0.016*SL
0.074 + 0.027*SL
0.076 + 0.033*SL
0.069 + 0.012*SL
0.062 + 0.016*SL
0.086 + 0.027*SL
0.074 + 0.033*SL
0.076 + 0.012*SL
0.061 + 0.016*SL
A to Y
tR
tF
tPLH
tPHL
tR
tF
tPLH
tPHL
tR
tF
tPLH
tPHL
tR
tF
tPLH
tPHL
tR
tF
tPLH
tPHL
B to Y
C to Y
D to Y
E to Y
*Group1 : SL < 4, *Group2 : =
Truth Table
A
0
x
B
x
0
Other States
C
0
0
D
1
1
E
1
1
Y
0
0
1