
STD130
3-134
Samsung ASIC
OA221/OA221D2/OA221D4
Two 2-ORs into 3-NAND with 1X/2X/4X Drive
Logic Symbol
Cell Data
Switching Characteristics
OA221
(Typical process, 25
°
C, 1.8V, t
R
/t
F
= 0.15ns, SL: Standard Load)
Input Load (SL)
OA221D2
B
C
2.1
2.0
Gate Count
OA221D2
4.00
OA221
C
1.1
OA221D4
C
0.9
A
B
D
1.1
E
A
D
2.3
E
A
B
D
1.0
E
1.0
1.1
0.9
2.1
1.8
0.9
0.9
0.9
OA221
2.33
OA221D4
4.67
C
D
Y
A
B
E
Path
Parameter
Delay [ns]
SL = 2
0.270
0.201
0.123
0.128
0.265
0.230
0.130
0.146
0.293
0.201
0.143
0.137
0.289
0.229
0.151
0.156
0.217
0.226
0.123
0.160
<
Delay Equations [ns]
Group1*
0.192 + 0.039*SL
0.136 + 0.033*SL
0.085 + 0.019*SL
0.093 + 0.017*SL
0.185 + 0.040*SL
0.164 + 0.033*SL
0.092 + 0.019*SL
0.111 + 0.017*SL
0.214 + 0.039*SL
0.133 + 0.034*SL
0.105 + 0.019*SL
0.102 + 0.018*SL
0.207 + 0.041*SL
0.161 + 0.034*SL
0.113 + 0.019*SL
0.121 + 0.018*SL
0.167 + 0.025*SL
0.157 + 0.034*SL
0.097 + 0.013*SL
0.125 + 0.018*SL
Group2*
0.185 + 0.041*SL
0.131 + 0.034*SL
0.085 + 0.019*SL
0.094 + 0.017*SL
0.180 + 0.041*SL
0.161 + 0.034*SL
0.091 + 0.019*SL
0.113 + 0.017*SL
0.207 + 0.041*SL
0.130 + 0.035*SL
0.105 + 0.019*SL
0.103 + 0.017*SL
0.204 + 0.042*SL
0.159 + 0.034*SL
0.113 + 0.019*SL
0.122 + 0.017*SL
0.162 + 0.026*SL
0.156 + 0.034*SL
0.098 + 0.013*SL
0.126 + 0.017*SL
Group3*
0.175 + 0.042*SL
0.124 + 0.035*SL
0.085 + 0.019*SL
0.095 + 0.017*SL
0.174 + 0.042*SL
0.154 + 0.035*SL
0.092 + 0.019*SL
0.114 + 0.017*SL
0.199 + 0.042*SL
0.126 + 0.035*SL
0.105 + 0.019*SL
0.105 + 0.017*SL
0.198 + 0.042*SL
0.155 + 0.035*SL
0.114 + 0.019*SL
0.124 + 0.017*SL
0.153 + 0.027*SL
0.153 + 0.035*SL
0.098 + 0.013*SL
0.128 + 0.017*SL
A to Y
tR
tF
tPLH
tPHL
tR
tF
tPLH
tPHL
tR
tF
tPLH
tPHL
tR
tF
tPLH
tPHL
tR
tF
tPLH
tPHL
B to Y
C to Y
D to Y
E to Y
*Group1 : SL < 4, *Group2 : =
Truth Table
A
0
x
x
B
0
x
x
C
x
0
x
D
x
0
x
E
x
x
0
Y
1
1
1
0
Other States