
Samsung ASIC
3-113
STD130
AO32/AO32D2
3-AND and 2-AND into 2-NOR with 1X/2X Drive
Logic Symbol
Cell Data
Switching Characteristics
AO32
(Typical process, 25
°
C, 1.8V, t
R
/t
F
 = 0.15ns, SL: Standard Load)
Input Load (SL)
Gate Count
AO32
AO32
C
1.0
AO32D2
C
0.8
AO32D2
A
B
D
1.0
E
A
B
D
0.8
E
1.0
1.0
1.0
0.8
0.9
0.9
2.33
3.67
Y
A
B
C
D
E
Path
Parameter
Delay [ns]
 SL = 2
0.229
0.224
0.120
0.133
0.241
0.223
0.128
0.134
0.256
0.221
0.137
0.132
0.242
0.226
0.167
0.165
0.254
0.224
0.176
0.160
 < 
Delay Equations [ns]
Group1*
0.149 + 0.040*SL
0.140 + 0.042*SL
0.083 + 0.019*SL
0.089 + 0.022*SL
0.161 + 0.040*SL
0.138 + 0.043*SL
0.091 + 0.019*SL
0.090 + 0.022*SL
0.174 + 0.041*SL
0.134 + 0.043*SL
0.099 + 0.019*SL
0.087 + 0.022*SL
0.159 + 0.041*SL
0.165 + 0.031*SL
0.128 + 0.020*SL
0.132 + 0.017*SL
0.171 + 0.041*SL
0.162 + 0.031*SL
0.137 + 0.020*SL
0.126 + 0.017*SL
Group2*
0.144 + 0.041*SL
0.133 + 0.044*SL
0.081 + 0.019*SL
0.090 + 0.022*SL
0.155 + 0.042*SL
0.133 + 0.044*SL
0.090 + 0.019*SL
0.090 + 0.022*SL
0.169 + 0.042*SL
0.131 + 0.044*SL
0.098 + 0.019*SL
0.088 + 0.022*SL
0.154 + 0.043*SL
0.162 + 0.031*SL
0.129 + 0.019*SL
0.133 + 0.016*SL
0.167 + 0.043*SL
0.161 + 0.031*SL
0.138 + 0.019*SL
0.128 + 0.016*SL
Group3*
0.134 + 0.043*SL
0.126 + 0.045*SL
0.081 + 0.019*SL
0.091 + 0.022*SL
0.146 + 0.043*SL
0.127 + 0.045*SL
0.090 + 0.019*SL
0.092 + 0.022*SL
0.159 + 0.043*SL
0.127 + 0.045*SL
0.098 + 0.019*SL
0.090 + 0.022*SL
0.151 + 0.043*SL
0.157 + 0.032*SL
0.130 + 0.019*SL
0.135 + 0.016*SL
0.163 + 0.043*SL
0.157 + 0.032*SL
0.139 + 0.019*SL
0.130 + 0.016*SL
A to Y
tR
tF
tPLH
tPHL
tR
tF
tPLH
tPHL
tR
tF
tPLH
tPHL
tR
tF
tPLH
tPHL
tR
tF
tPLH
tPHL
B to Y
C to Y
D to Y
E to Y
*Group1 : SL < 4,   *Group2 :  = 
Truth Table
A
1
x
B
1
x
C
1
x
D
x
1
E
x
1
Y
0
0
1
Other States