
Samsung ASIC
3-97
STD130
AO221/AO221D2/AO221D4
Two 2-ANDs into 3-NOR with 1X/2X/4X Drive
Logic Symbol
Cell Data
Switching Characteristics
AO221
(Typical process, 25
°
C, 1.8V, t
R
/t
F
= 0.15ns, SL: Standard Load)
Input Load (SL)
AO221D2
B
C
0.6
0.6
Gate Count
AO221D2
3.33
AO221
C
1.0
AO221D4
C
0.7
A
B
D
1.0
E
A
D
0.6
E
A
B
D
0.8
E
1.0
1.0
0.9
0.6
0.6
0.7
0.7
0.8
AO221
2.33
AO221D4
4.33
C
D
A
B
Y
E
Path
Parameter
Delay [ns]
SL = 2
0.338
0.159
0.149
0.104
0.357
0.154
0.162
0.098
0.345
0.197
0.206
0.142
0.367
0.195
0.221
0.137
0.367
0.225
0.244
0.166
<
Delay Equations [ns]
Group1*
0.210 + 0.064*SL
0.101 + 0.029*SL
0.092 + 0.028*SL
0.072 + 0.016*SL
0.229 + 0.064*SL
0.094 + 0.030*SL
0.104 + 0.029*SL
0.065 + 0.017*SL
0.219 + 0.063*SL
0.137 + 0.030*SL
0.147 + 0.029*SL
0.109 + 0.017*SL
0.239 + 0.064*SL
0.134 + 0.031*SL
0.162 + 0.030*SL
0.103 + 0.017*SL
0.239 + 0.064*SL
0.167 + 0.029*SL
0.185 + 0.030*SL
0.131 + 0.017*SL
Group2*
0.204 + 0.065*SL
0.095 + 0.031*SL
0.090 + 0.029*SL
0.072 + 0.016*SL
0.223 + 0.065*SL
0.090 + 0.031*SL
0.103 + 0.029*SL
0.067 + 0.016*SL
0.215 + 0.064*SL
0.131 + 0.031*SL
0.148 + 0.029*SL
0.110 + 0.016*SL
0.236 + 0.065*SL
0.130 + 0.032*SL
0.163 + 0.029*SL
0.105 + 0.016*SL
0.236 + 0.065*SL
0.165 + 0.029*SL
0.186 + 0.029*SL
0.134 + 0.017*SL
Group3*
0.199 + 0.066*SL
0.085 + 0.032*SL
0.089 + 0.029*SL
0.073 + 0.016*SL
0.218 + 0.066*SL
0.085 + 0.032*SL
0.102 + 0.029*SL
0.068 + 0.016*SL
0.211 + 0.065*SL
0.126 + 0.032*SL
0.150 + 0.029*SL
0.112 + 0.016*SL
0.232 + 0.065*SL
0.126 + 0.032*SL
0.164 + 0.029*SL
0.107 + 0.016*SL
0.232 + 0.065*SL
0.161 + 0.030*SL
0.187 + 0.029*SL
0.139 + 0.016*SL
A to Y
tR
tF
tPLH
tPHL
tR
tF
tPLH
tPHL
tR
tF
tPLH
tPHL
tR
tF
tPLH
tPHL
tR
tF
tPLH
tPHL
B to Y
C to Y
D to Y
E to Y
*Group1 : SL < 4, *Group2 : =
Truth Table
A
1
x
x
B
1
x
x
C
x
1
x
D
x
1
x
E
x
x
1
Y
0
0
0
1
Other States