參數(shù)資料
型號(hào): MII-300GP
元件分類: 微控制器/微處理器
英文描述: 32-BIT, 300 MHz, MICROPROCESSOR, PGA296
封裝: SPGA, 296 PIN
文件頁數(shù): 38/257頁
文件大小: 1234K
代理商: MII-300GP
第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁當(dāng)前第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁第193頁第194頁第195頁第196頁第197頁第198頁第199頁第200頁第201頁第202頁第203頁第204頁第205頁第206頁第207頁第208頁第209頁第210頁第211頁第212頁第213頁第214頁第215頁第216頁第217頁第218頁第219頁第220頁第221頁第222頁第223頁第224頁第225頁第226頁第227頁第228頁第229頁第230頁第231頁第232頁第233頁第234頁第235頁第236頁第237頁第238頁第239頁第240頁第241頁第242頁第243頁第244頁第245頁第246頁第247頁第248頁第249頁第250頁第251頁第252頁第253頁第254頁第255頁第256頁第257頁
3-10
PRELIMINARY
Signal Descriptions
Advanci ng the S tandar ds
3.2.4
Address Parity
Address Parity (AP) is a bi-directional signal
which provides the parity associated with
address lines A31-A5. (A4 and A3 are not
included in the parity determination.) During
M II CPU generated bus cycles, while the
address bus lines are driven, AP becomes an
output supplying even address parity. During
cache inquiry cycles, AP becomes an input and
is sampled by EADS#. During cache inquiry
cycles, even-parity must be placed on the AP
line to guarantee an accurate result on the
APCHK# (Address Parity Check Status) pin.
Address Parity Check Status (APCHK#) is
driven active by the CPU when an address bus
parity error has been detected for a cache
inquiry cycle. APCHK# is asserted two clocks
after EADS# is sampled asserted, and remains
valid for one clock only. Address parity errors
signaled by APCHK# have no effect on
processor execution.
3.2.5
Data Bus
Data Bus (D63-D0) lines carry three-state,
bi-directional signals between the M II CPU and
the system (i.e., external memory and I/O
devices). The data bus transfers data to the M II
CPU during memory read, I/O read, and inter-
rupt acknowledge cycles. Data is transferred
from the M II CPU during memory and I/O
write cycles.
Data setup and hold times must be met for
correct read cycle operation. The data bus is
driven only while a write cycle is active.
3.2.6
Data Parity
The Data Parity Bus (DP7-DP0) provides
and receives parity data for each of the eight
data bus bytes (Table 3-6). The M II CPU
generates even parity on the bus during write
cycles and accepts even parity from the system
during read cycles. DP7-DP0 is driven only
while a write cycle is active.
Parity Check (PCHK#) is asserted when a
data bus parity error is detected. Parity is
checked during code, memory and I/O reads,
and the second interrupt acknowledge cycle.
Parity is not checked during the first interrupt
acknowledge cycle.
Parity is checked for only the active data bytes
as determined by the active byte enable signals
except during a cache line fill (burst read or
“1+4” burst read). During a cache line fill, the
M II CPU assumes all data bytes are valid and
parity is checked for all data bytes regardless of
the state of the byte enables.
Table 3-6.
Parity Bit to Data
Byte Correlation
PARITY BIT
DATA BYTE
DP7
D63-D56
DP6
D55-D48
DP5
D47-D40
DP4
D39-D32
DP3
D31-D24
DP2
D23-D16
DP1
D15-D8
DP0
D7-D0
相關(guān)PDF資料
PDF描述
MJ10000 20 A, 350 V, NPN, Si, POWER TRANSISTOR, TO-204AA
MJ1000 10 A, 60 V, NPN, Si, POWER TRANSISTOR, TO-204AA
MJ1001 10 A, 80 V, NPN, Si, POWER TRANSISTOR, TO-204AA
MJ10022 40 A, 350 V, NPN, Si, POWER TRANSISTOR, TO-204AE
MJ3000 10 A, 60 V, NPN, Si, POWER TRANSISTOR, TO-204AA
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
MII400-12E4 功能描述:分立半導(dǎo)體模塊 IGBT MODULE 1200V, 400A RoHS:否 制造商:Infineon Technologies 產(chǎn)品:Thyristor Power Modules 類型:Phase Controls 安裝風(fēng)格:Screw 封裝 / 箱體:DT61 封裝:
MII-400GP 95MHZ2.2V 制造商:CYRIX 功能描述:
MII75-12A3 功能描述:分立半導(dǎo)體模塊 75 Amps 1200V RoHS:否 制造商:Infineon Technologies 產(chǎn)品:Thyristor Power Modules 類型:Phase Controls 安裝風(fēng)格:Screw 封裝 / 箱體:DT61 封裝:
MI-IAM 制造商:VICOR 制造商全稱:Vicor Corporation 功能描述:Military Input Attenuator Modules
MIIC5271 制造商:MICREL 制造商全稱:Micrel Semiconductor 功能描述:UCAP NEGATIVE LOW DROPOUT REGULATOR