參數(shù)資料
型號(hào): POMAP5912ZDY
廠商: Texas Instruments, Inc.
英文描述: CONN DIN PLUG VERT 96POS 3ROWS
中文描述: 應(yīng)用處理器
文件頁(yè)數(shù): 83/254頁(yè)
文件大?。?/td> 2467K
代理商: POMAP5912ZDY
第1頁(yè)第2頁(yè)第3頁(yè)第4頁(yè)第5頁(yè)第6頁(yè)第7頁(yè)第8頁(yè)第9頁(yè)第10頁(yè)第11頁(yè)第12頁(yè)第13頁(yè)第14頁(yè)第15頁(yè)第16頁(yè)第17頁(yè)第18頁(yè)第19頁(yè)第20頁(yè)第21頁(yè)第22頁(yè)第23頁(yè)第24頁(yè)第25頁(yè)第26頁(yè)第27頁(yè)第28頁(yè)第29頁(yè)第30頁(yè)第31頁(yè)第32頁(yè)第33頁(yè)第34頁(yè)第35頁(yè)第36頁(yè)第37頁(yè)第38頁(yè)第39頁(yè)第40頁(yè)第41頁(yè)第42頁(yè)第43頁(yè)第44頁(yè)第45頁(yè)第46頁(yè)第47頁(yè)第48頁(yè)第49頁(yè)第50頁(yè)第51頁(yè)第52頁(yè)第53頁(yè)第54頁(yè)第55頁(yè)第56頁(yè)第57頁(yè)第58頁(yè)第59頁(yè)第60頁(yè)第61頁(yè)第62頁(yè)第63頁(yè)第64頁(yè)第65頁(yè)第66頁(yè)第67頁(yè)第68頁(yè)第69頁(yè)第70頁(yè)第71頁(yè)第72頁(yè)第73頁(yè)第74頁(yè)第75頁(yè)第76頁(yè)第77頁(yè)第78頁(yè)第79頁(yè)第80頁(yè)第81頁(yè)第82頁(yè)當(dāng)前第83頁(yè)第84頁(yè)第85頁(yè)第86頁(yè)第87頁(yè)第88頁(yè)第89頁(yè)第90頁(yè)第91頁(yè)第92頁(yè)第93頁(yè)第94頁(yè)第95頁(yè)第96頁(yè)第97頁(yè)第98頁(yè)第99頁(yè)第100頁(yè)第101頁(yè)第102頁(yè)第103頁(yè)第104頁(yè)第105頁(yè)第106頁(yè)第107頁(yè)第108頁(yè)第109頁(yè)第110頁(yè)第111頁(yè)第112頁(yè)第113頁(yè)第114頁(yè)第115頁(yè)第116頁(yè)第117頁(yè)第118頁(yè)第119頁(yè)第120頁(yè)第121頁(yè)第122頁(yè)第123頁(yè)第124頁(yè)第125頁(yè)第126頁(yè)第127頁(yè)第128頁(yè)第129頁(yè)第130頁(yè)第131頁(yè)第132頁(yè)第133頁(yè)第134頁(yè)第135頁(yè)第136頁(yè)第137頁(yè)第138頁(yè)第139頁(yè)第140頁(yè)第141頁(yè)第142頁(yè)第143頁(yè)第144頁(yè)第145頁(yè)第146頁(yè)第147頁(yè)第148頁(yè)第149頁(yè)第150頁(yè)第151頁(yè)第152頁(yè)第153頁(yè)第154頁(yè)第155頁(yè)第156頁(yè)第157頁(yè)第158頁(yè)第159頁(yè)第160頁(yè)第161頁(yè)第162頁(yè)第163頁(yè)第164頁(yè)第165頁(yè)第166頁(yè)第167頁(yè)第168頁(yè)第169頁(yè)第170頁(yè)第171頁(yè)第172頁(yè)第173頁(yè)第174頁(yè)第175頁(yè)第176頁(yè)第177頁(yè)第178頁(yè)第179頁(yè)第180頁(yè)第181頁(yè)第182頁(yè)第183頁(yè)第184頁(yè)第185頁(yè)第186頁(yè)第187頁(yè)第188頁(yè)第189頁(yè)第190頁(yè)第191頁(yè)第192頁(yè)第193頁(yè)第194頁(yè)第195頁(yè)第196頁(yè)第197頁(yè)第198頁(yè)第199頁(yè)第200頁(yè)第201頁(yè)第202頁(yè)第203頁(yè)第204頁(yè)第205頁(yè)第206頁(yè)第207頁(yè)第208頁(yè)第209頁(yè)第210頁(yè)第211頁(yè)第212頁(yè)第213頁(yè)第214頁(yè)第215頁(yè)第216頁(yè)第217頁(yè)第218頁(yè)第219頁(yè)第220頁(yè)第221頁(yè)第222頁(yè)第223頁(yè)第224頁(yè)第225頁(yè)第226頁(yè)第227頁(yè)第228頁(yè)第229頁(yè)第230頁(yè)第231頁(yè)第232頁(yè)第233頁(yè)第234頁(yè)第235頁(yè)第236頁(yè)第237頁(yè)第238頁(yè)第239頁(yè)第240頁(yè)第241頁(yè)第242頁(yè)第243頁(yè)第244頁(yè)第245頁(yè)第246頁(yè)第247頁(yè)第248頁(yè)第249頁(yè)第250頁(yè)第251頁(yè)第252頁(yè)第253頁(yè)第254頁(yè)
Introduction
83
December 2003 Revised March 2005
SPRS231D
Table 25. Signal Descriptions (Continued)
SIGNAL
TYPE
DESCRIPTION
ZZG
BALL#
ZDY
BALL#
USB PORT 1
USB1.RCV
P12
V15
USB port 1 receive data
I
USB1.SE0
N9
W13
USB port 1 single-ended zero
O
USB1.SPEED
U12
R13
USB port 1 bus segment speed control
O
USB1.SUSP
H14
J20
USB port 1 bus segment suspend control
O
USB1.TXD
P11
W14
USB port 1 transmit data
O
USB1.TXEN
U14
W16
USB port 1 transmit enable
O
USB1.VM
U15
P14
USB port 1 V minus receive data
I
USB1.VP
N10
AA17
USB port 1 V plus receive data
I
USB PORT 2
USB2.RCV
P6
Y5
USB port 2 receive data
I
USB2.SE0
T4
W5
USB port 2 single-ended zero
O
USB2.SPEED
U8
V9
Low-speed USB device or full-speed USB device
O
USB2.SUSP
P8
Y10
USB port 2 bus segment suspend control
O
USB2.TXD
R4
V6
USB port 2 transmit data
O
USB2.TXEN
T8
W9
USB port 2 transmit enable
O
USB2.VM
U4
R9
USB port 2 V minus receive data
I
USB2.VP
R7
AA9
USB port 2 V plus receive data
I
UNIVERSAL SERIAL BUS (USB) MISCELLANEOUS SIGNALS
USB.CLKO
P4
W4
USB clock output. 6-MHz divided clock output of the internal USB DPLL
provided for reference. Common for all USB host and function peripherals.
O
USB.VBUS
N17
R18
USB voltage bus enable. USB.VBUS is an input which allows the
OMAP5912 device to detect whether the USB cable is connected or not.
USB.VBUS must be connected to USB power from the USB cable through a
voltage translation buffer to convert the 5-V power from the USB cable to
within the 3.3-V nominal range specified for the OMAP device input.
I
USB.PUEN
P4
W4
USB pullup enable
O
T2
P9
USB.PUDIS
P4
W4
USB pullup disable
O
INTER-INTEGRATED CIRCUIT (I
2
C) MASTER AND SLAVE INTERFACE
I C serial clock
I2C.SCL
P16
T18
I/O
U1
R8
I2C.SDA
M11
V20
I C serial data
I/O
T2
P9
HDQ/1-Wire INTERFACE
HDQ
K13
N20
HDQ/1-Wire interface. HDQ optionally implements one of two serial
protocols: HDQ or 1-Wire.
I/O
I = Input, O = Output, Z = High-Impedance
相關(guān)PDF資料
PDF描述
PPB3781 LOW VOLTAGE SPEECH CIRCUIT
PQ030EZ01Z DEVICE SPECIFICATION FOR VOLTAGE REGULATOR
PQ030EZ01ZP DEVICE SPECIFICATION FOR VOLTAGE REGULATOR
PQ030EZ01ZZ DEVICE SPECIFICATION FOR VOLTAGE REGULATOR
PQ033EZ01ZP DEVICE SPECIFICATION FOR VOLTAGE REGULATOR
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
POMAP5912ZDYA 制造商:Rochester Electronics LLC 功能描述:- Bulk 制造商:Texas Instruments 功能描述:POMAP5912, BGA 19X19 (-40/85 AMBIENT ) - Trays
POMAP710AGZG 制造商:Texas Instruments 功能描述:
POMONA 5514-RS 制造商:Pomona 功能描述:CLIP KIT SOIC
POMONA5514-RS 制造商:Pomona Electronics 功能描述:SOIC SMT clip kit
PON15 功能描述:保險(xiǎn)絲 NRN 15 A CART RoHS:否 制造商:Littelfuse 產(chǎn)品:Surface Mount Fuses 電流額定值:0.5 A 電壓額定值:600 V 保險(xiǎn)絲類型:Fast Acting 保險(xiǎn)絲大小/組:Nano 尺寸:12.1 mm L x 4.5 mm W 安裝風(fēng)格: 端接類型:SMD/SMT 系列:485