參數(shù)資料
型號: ARM946E-S
英文描述: ARM946E-S Microprocessor Core with Cache technical manual 6/01
中文描述: ARM946E之,禳微處理器核心與緩存技術(shù)手冊6月1日
文件頁數(shù): 190/202頁
文件大?。?/td> 1395K
代理商: ARM946E-S
第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁當(dāng)前第190頁第191頁第192頁第193頁第194頁第195頁第196頁第197頁第198頁第199頁第200頁第201頁第202頁
IX-2
Index
Copyright 2000–2001 by LSI Logic Corporation. All rights reserved.
D
Data Cache signals
2-15
Data RAM signals
2-10
Data write modes
7-11
D-Cache
1-5
,
4-7
Bd and Cd bits
4-7
clean and flush
4-9
disabling
4-7
enabling
4-7
lockdown
4-12
operation
4-7
validity
4-9
Debug
clocks
9-29
comms channel
9-21
comms channel registers
9-21
comms channel status register
3-34
communications channel
9-20
host
9-2
interface
9-1
logic
9-3
message transfer
9-21
Multi-ICE
9-29
operations
9-4
pullup resistors
9-9
real-time
9-28
request
9-27
serial interface
9-5
signals
2-22
status register
3-35
systems
9-1
target
9-3
Debug state
actions of ARM9E-S
9-27
breakpoints
9-23
watchpoints
9-24
Determining
core state
9-27
system state
9-27
Dirty bits
4-4
Disabling D-SRAM
6-4
Disabling EmbeddedICE-RT
9-20
D-SRAM
disabling
6-4
enabling
6-4
load mode
6-4
E
EmbeddedICE-RT
debug
9-18
disabling
9-20
Enabling D-SRAM
6-4
ETM interface
10-1
enabling
10-3
signals
2-25
External coprocessor
8-1
,
8-6
F
Flushing
entire I-Cache
4-6
single I-Cache line
4-6
H
Harvard bus architecture
1-4
I
I-Cache
1-5
,
4-5
disabling
4-5
enabling
4-5
flushing
4-6
lockdown
4-13
operation
4-5
validity
4-6
ID code register
3-5
Index field
3-23
,
4-4
Index format
3-23
Instruction Cache signals
2-11
Instruction RAM signals
2-8
Instruction/data access permission (I/DAP) regis-
ter (extended)
3-16
Instruction/data access permission (I/DAP) regis-
ter (standard)
3-18
instructions
CDP
8-9
coprocessor
8-2
LDC/STS
8-3
MCR interlocked
8-8
privileged
8-10
Interlocked MCR
8-8
Interrupts busy-waiting
8-10
I-SRAM
disabling
6-3
enabling
6-2
load mode
6-3
相關(guān)PDF資料
PDF描述
ARM966E-S ARM966E-S Microprocessor Core preliminary technical manual 6/01
ARS2569 Amplifier. Other
AR2569 Amplifier. Other
ARS4019 Amplifier. Other
AR4019 Amplifier. Other
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
ARM966E-S 制造商:未知廠家 制造商全稱:未知廠家 功能描述:ARM966E-S Microprocessor Core preliminary technical manual 6/01
ARM9DIMM-LPC3250 功能描述:模塊化系統(tǒng) - SOM LPC3250 ARM9 DIMM Module, Rev 1.0 RoHS:否 制造商:Digi International 外觀尺寸:ConnectCore 9P 處理器類型:ARM926EJ-S 頻率:150 MHz 存儲(chǔ)容量:8 MB, 16 MB 存儲(chǔ)類型:NOR Flash, SDRAM 接口類型:I2C, SPI, UART 工作電源電壓:3.3 V 最大工作溫度:+ 85 C 尺寸:1.97 in x 1.97 in x 6.1 in