參數(shù)資料
型號(hào): MC68328PV
廠商: MOTOROLA INC
元件分類: 微控制器/微處理器
英文描述: MICROCONTROLLER, PQFP144
封裝: PLASTIC, TQFP-144
文件頁數(shù): 55/198頁
文件大小: 551K
代理商: MC68328PV
第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁當(dāng)前第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁第193頁第194頁第195頁第196頁第197頁第198頁
Serial Peripheral Interface—Master
MOTOROLA
MC68328 USER’S MANUAL 11/10/97
12-3
SERIAL
PERIPHERAL
10
INTERFACE–MASTER
PRELIMINARY
12.1.2 Phase/Polarity Configurations
The SPIM transfers data in and out of the shift register with the SPICLK. Data is clocked
using any one of the variations of clock phase and clock polarity. The clocked transfer may
be programmed in phase and in polarity (Figure 12-2). In phase 0 operation, output data
changes on falling clock edges, while input data is shifted on rising edges. In a phase 1
operation, output data changes on rising edges of the clock and is shifted on falling edges.
Polarity = 1 inverts the data-clock relationships. This flexibility allows operation with most
serial peripheral devices on the market.
12.2 SIGNAL DESCRIPTIONS
The following signals are multiplexed with other signals in port K. Refer to Section 7.1.10
for more information.
SPMTxD—TRANSMIT DATA
This pin is the shift-register output. A new data bit is presented on each rising edge of the
SPMCLK in normal mode or on each falling edge of SPMCLK in inverted mode.
SPMRxD—RECEIVE DATA
This pin is the shift-register input. A new bit is shifted in on each falling edge of SPMCLK
while in normal mode or on each rising edge of SPMCLK in inverted mode.
SPMCLK—SHIFT CLOCK
This pin is the clock output. When the SPIM is enabled, a selectable number of clock pulses
is issued. While POL = 0, this signal is low while the SPIM is idle. When POL = 1, this signal
is high during idle.
12.3 SPI MASTER REGISTERS
These registers control the SPIM operation and report its status. The data register
exchanges data with external slave devices. After reset, all bits are set to $0000.
12.3.1 SPI Master Control/Status Register
This register controls the SPIM operation and reports its status.
15
14
13
12
11
10
9876543210
DATA RATE
RES
SPIM
EN
XCH
SPIM
IRQ
EN
PHA
POL
BIT COUNT
ADDRESS: (FF)FFF802
RESET VALUE: $0000
相關(guān)PDF資料
PDF描述
MC68330FE25 32-BIT, 25.16 MHz, MICROPROCESSOR, PQFP132
MC68330FE8V 32-BIT, 8.39 MHz, MICROPROCESSOR, PQFP132
MC68330CFE8V 32-BIT, 8.39 MHz, MICROPROCESSOR, PQFP132
MC68330FE16 32-BIT, 16.78 MHz, MICROPROCESSOR, PQFP132
MC68332ACFV25 32-BIT, 25 MHz, MICROCONTROLLER, PQFP144
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
MC68328UM 制造商:MOTOROLA 制造商全稱:Motorola, Inc 功能描述:Integrated Portable System Processor-DragonBall
MC68330 制造商:FREESCALE 制造商全稱:Freescale Semiconductor, Inc 功能描述:Integrated CPU32 Processor
MC68330CFE16 制造商:FREESCALE 制造商全稱:Freescale Semiconductor, Inc 功能描述:Integrated CPU32 Processor
MC68330CFE8V 制造商:FREESCALE 制造商全稱:Freescale Semiconductor, Inc 功能描述:Integrated CPU32 Processor
MC68330CFG16 制造商:FREESCALE 制造商全稱:Freescale Semiconductor, Inc 功能描述:Integrated CPU32 Processor