參數(shù)資料
型號(hào): IDT88K8483BRI
廠商: IDT, Integrated Device Technology Inc
文件頁(yè)數(shù): 65/162頁(yè)
文件大?。?/td> 0K
描述: IC SPI-4 EXCHANGE 3PORT 672-BGA
標(biāo)準(zhǔn)包裝: 24
系列: *
其它名稱: 88K8483BRI
第1頁(yè)第2頁(yè)第3頁(yè)第4頁(yè)第5頁(yè)第6頁(yè)第7頁(yè)第8頁(yè)第9頁(yè)第10頁(yè)第11頁(yè)第12頁(yè)第13頁(yè)第14頁(yè)第15頁(yè)第16頁(yè)第17頁(yè)第18頁(yè)第19頁(yè)第20頁(yè)第21頁(yè)第22頁(yè)第23頁(yè)第24頁(yè)第25頁(yè)第26頁(yè)第27頁(yè)第28頁(yè)第29頁(yè)第30頁(yè)第31頁(yè)第32頁(yè)第33頁(yè)第34頁(yè)第35頁(yè)第36頁(yè)第37頁(yè)第38頁(yè)第39頁(yè)第40頁(yè)第41頁(yè)第42頁(yè)第43頁(yè)第44頁(yè)第45頁(yè)第46頁(yè)第47頁(yè)第48頁(yè)第49頁(yè)第50頁(yè)第51頁(yè)第52頁(yè)第53頁(yè)第54頁(yè)第55頁(yè)第56頁(yè)第57頁(yè)第58頁(yè)第59頁(yè)第60頁(yè)第61頁(yè)第62頁(yè)第63頁(yè)第64頁(yè)當(dāng)前第65頁(yè)第66頁(yè)第67頁(yè)第68頁(yè)第69頁(yè)第70頁(yè)第71頁(yè)第72頁(yè)第73頁(yè)第74頁(yè)第75頁(yè)第76頁(yè)第77頁(yè)第78頁(yè)第79頁(yè)第80頁(yè)第81頁(yè)第82頁(yè)第83頁(yè)第84頁(yè)第85頁(yè)第86頁(yè)第87頁(yè)第88頁(yè)第89頁(yè)第90頁(yè)第91頁(yè)第92頁(yè)第93頁(yè)第94頁(yè)第95頁(yè)第96頁(yè)第97頁(yè)第98頁(yè)第99頁(yè)第100頁(yè)第101頁(yè)第102頁(yè)第103頁(yè)第104頁(yè)第105頁(yè)第106頁(yè)第107頁(yè)第108頁(yè)第109頁(yè)第110頁(yè)第111頁(yè)第112頁(yè)第113頁(yè)第114頁(yè)第115頁(yè)第116頁(yè)第117頁(yè)第118頁(yè)第119頁(yè)第120頁(yè)第121頁(yè)第122頁(yè)第123頁(yè)第124頁(yè)第125頁(yè)第126頁(yè)第127頁(yè)第128頁(yè)第129頁(yè)第130頁(yè)第131頁(yè)第132頁(yè)第133頁(yè)第134頁(yè)第135頁(yè)第136頁(yè)第137頁(yè)第138頁(yè)第139頁(yè)第140頁(yè)第141頁(yè)第142頁(yè)第143頁(yè)第144頁(yè)第145頁(yè)第146頁(yè)第147頁(yè)第148頁(yè)第149頁(yè)第150頁(yè)第151頁(yè)第152頁(yè)第153頁(yè)第154頁(yè)第155頁(yè)第156頁(yè)第157頁(yè)第158頁(yè)第159頁(yè)第160頁(yè)第161頁(yè)第162頁(yè)
157 of 162
October 20, 2006
IDT IDT88K8483
Figure 52 88K8483 Top View Pinout
123456789
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
A
VDDT33
DAT2
DAT1
DAT0
A_ESCLK
_L_P
A_ESCLK
_L_N
A_ID_P[3] A_ID_N[3] A_ID_P[8] A_ID_N[8]
ID[13]_P_
A
ID[13]_N_
A
A_IDCLK
_P
A_IDCLK
_N
A_ED_P[5]
A_ED_N[5
]
A_ED_P[1
0]
A_ED_N[1
0]
EDCLK_P
_A
EDCLK_N
_A
A_ISCLK_
L_P
A_ISCLK_
L_N
A_BIAS
VDDT33
A
B
VSS
DAT3
ADR5
WRB
A_ESTA_
L_P[1]
A_ESTA_
L_N[1]
A_ID_P[2] A_ID_N[2] A_ID_P[7] A_ID_N[7]
ID[12]_P_
A
ID[12]_N_
A
A_ID_P[15
]
A_ID_N[15
]
A_ED_P[4]
A_ED_N[4
]
A_ED_P[9]
A_ED_N[9
]
ED[15]_P_
A
ED[15]_N_
A
A_ISTA_L
_P[1]
A_ISTA_L
_N[1]
A_REF
VSS
VDDH15
B
C
DAT6
DAT5
DAT4
ADR3
RDB
A_ESTA_
L_P[0]
A_ESTA_
L_N[0]
A_ID_P[1] A_ID_N[1] A_ID_P[6] A_ID_N[6]
ID[11]_P_
A
ID[11]_N_
A
A_ID_P[14
]
A_ID_N[14
]
A_ED_P[3]
A_ED_N[3
]
A_ED_P[8]
A_ED_N[8
]
ED[14]_P_
A
ED[14]_N_
A
A_ISTA_L
_P[0]
A_ISTA_L
_N[0]
A_ISCLK_
T
QDR_Q0
QDR_Q8
C
D
DAT7
ADR2
ADR4
INTB
CSB
A_ESCLK
_T
A_ESTA_
T[1]
A_ID_P[0] A_ID_N[0] A_ID_P[5] A_ID_N[5]
ID[10]_P_
A
ID[10]_N_
A
A_ECTL_
P
A_ECTL_
N
A_ED_P[2]
A_ED_N[2
]
A_ED_P[7]
A_ED_N[7
]
ED[12]_P_
A
ED[12]_N_
A
A_ED_N[1
3]
A_ISTA_T
[0]
A_ISTA_T
[1]
QDR_D0
QDR_D8
D
E
ADR0
ADR1
SPIEN
MPM
VSS
A_ESTA_
T[0]
A_ICTL_P A_ICTL_N A_ID_P[4] A_ID_N[4] ID[9]_P_A ID[9]_N_A A_ED_P[0]
A_ED_N[0
]
A_ED_P[1]
A_ED_N[1
]
A_ED_P[6]
A_ED_N[6
]
ED[11]_P_
A
ED[11]_N_
A
A_ED_P[1
3]
A_TRCLK QDR_Q4
QDR_Q6
QDR_Q17
E
F
M_ESCLK
_L_P
M_ESTA_
L_P[1]
M_ESTA_
L_P[0]
M_ESCLK
_T
VSS
VDDL25
VDDA25
VSS
VDDL12
VDDL25
VSS
VDDA25
VDDL25
VSS
A_CLK_S
EL
QDR_Q2
QDR_D2
QDR_D4
QDR_D6
QDR_D17
F
G
M_ESCLK
_L_N
M_ESTA_
L_N_M[1]
M_ESTA_
L_N[0]
M_ESTA_
T[1]
M_ESTA_
T[0]
VSS
VDDL25
VDDA25
VSS
VDDL12
VDDL25
VSS
VDDA25
VDDL25
VDDH25
VTT075
A_LVDST
A
QDR_Q1
QDR_Q3
QDR_Q5
QDR_Q7
QDR_Q16
G
H
M_ID_P[3] M_ID_P[2] M_ID_P[1] M_ID_P[0]
M_ICTL_
P
VSS
VDDL25
VDDC12
VTT075
TMS
QDR_D1
QDR_D3
QDR_D5
QDR_D7
QDR_D16
H
J
M_ID_N[3] M_ID_N[2] M_ID_N[1] M_ID_N[0]
M_ICTL_
N
VSS
VDDC12
VTT075
TESTSE
QDR_Q9
QDR_Q10 QDR_Q11 QDR_Q12 QDR_Q15
J
K
M_ID_P[8] M_ID_P[7] M_ID_P[6] M_ID_P[5] M_ID_P[4]
VSS
VDDC12
VSS
VDDC12
VSS
QDR_R
QDR_D9
QDR_D10 QDR_D11 QDR_D12 QDR_D15
K
L
M_ID_N[8] M_ID_N[7] M_ID_N[6] M_ID_N[5] M_ID_N[4]
VSS
VDDA25
VDDC12
VSS
VDDC12
VSS
QDR_W
QDR_Q13 QDR_Q14
QDR_A0
QDR_NK
QDR_PK
L
M
M_ID_P[1
3]
M_ID_P[1
2]
M_ID_P[1
1]
M_ID_P[1
0]
M_ID_P[9]
TCK
VDDL12
VDDC12
VSS
VDDC12
VDDH15
QDR_A17 QDR_D13 QDR_D14
QDR_A1
VSS
VDDH15
M
N
M_ID_N[1
3]
M_ID_N[1
2]
M_ID_N[1
1]
M_ID_N[1
0]
M_ID_N[9]
TDO
VDDL12
VDDC12
VSS
VDDC12
VDDH15
QDR_A16
QDR_A4
QDR_A3
QDR_A2 QDR_NCQ QDR_PCQ
N
P
M_IDCLK
_P
M_ID_P[1
5]
M_ID_P[1
4]
M_ECTL_
P
M_ED_P[0
]
BOND1
VDDL25
VDDC12
VSS
VDDC12
VSS
QDR_A15
QDR_A5
QDR_A6
QDR_A7
QDR_A8
QDR_A9
P
R
M_IDCLK
_N
M_ID_N[1
5]
M_ID_N[1
4]
M_ECTL_
N
M_ED_N[0
]
BOND0
VSS
VDDC12
VSS
VDDC12
VTT075
QDR_A14 QDR_A12 QDR_A11 QDR_A10 QDR_D18 QDR_Q18
R
T
M_ED_P[5
]
M_ED[4]_
P[4]
M_ED_P[3
]
M_ED_P[2
]
M_ED_P[1
]
VSS
VDDC12
VSS
VDDC12
VTT075
QDR_A13 QDR_Q26 QDR_Q25 QDR_Q23 QDR_Q21 QDR_Q19
T
U
M_ED_N[5
]
M_ED_N[4
]
M_ED_N[3
]
M_ED_N[2
]
M_ED_N[1
]
VSS
VDDA25
VDDC12
VSS
VDDC12
VTT075
VSS
QDR_D26 QDR_D25 QDR_D23 QDR_D21 QDR_D19
U
V
M_ED_P[1
0]
M_ED_P[9
]
M_ED_P[8
]
M_ED_P[7
]
M_ED_P[6
]
VSS
VDDL25
VDDC12
VDDH15
TRSTB
QDR_Q35 QDR_Q34 QDR_Q24 QDR_Q22 QDR_Q20
V
W
M_ED_N[1
0]
M_ED_N[9
]
M_ED_N[8
]
M_ED_N[7
]
M_ED_N[6
]
VSS
VDDL25
VDDC12
VDDH15
TDI
QDR_D35 QDR_D34 QDR_D24 QDR_D22 QDR_D20
W
Y
M_EDCL
K_P
M_ED_P[1
5]
M_ED_P[1
4]
M_ED_P[1
2]
M_ED_P[1
1]
VSS
VDDL25
VDDA25
VSS
VDDL12
VDDL25
VSS
VDDA25
VDDL25
VDDH25
VDDH15
B_LVDST
A
QDR_Q33 QDR_Q32 QDR_D31 QDR_D30 QDR_Q28
Y
AA
M_EDCL
K_N
M_ED_N[1
5]
M_ED_N[1
4]
M_ED_N[1
2]
M_ED_N[1
1]
VSS
VDDL25
VDDA25
VSS
VDDL12
VDDL25
VSS
VDDA25
VDDL25
VSS
B_CLK_S
EL
QDR_D33 QDR_D32 QDR_Q31 QDR_Q30 QDR_D28
AA
AB
M_ISCLK
_L_P
M_ISTA_L
_P[1]
M_ISTA_L
_P[0]
M_ED_N[1
3]
M_ED_P[1
3]
DIV4
B_ESTA_T
[0]
B_ICTL_P B_ICTL_N B_ID_P[4] B_ID_N[4] B_ID_P[9] B_ID_N[9] B_ED_P[0] B_ED_N[0] B_ED_P[1] B_ED_N[1] B_ED_P[6] B_ED_N[6]
B_ED_P[1
1]
B_ED_N[1
1]
B_ED_P[1
3]
B_TRCLK
VSS
QDR_Q29 QDR_Q27
AB
AC
M_ISCLK
_L_N
M_ISTA_L
_N[1]
M_ISTA_L
_N[0]
M_ISTA_T
[0]
GPIO2
B_ESCLK
_T
B_ESTA_T
[1]
B_ID_P[0] B_ID_N[0] B_ID_P[5] B_ID_N[5]
B_ID_P[10
]
B_ID_N[10
]
B_ECTL_
P
B_ECTL_
N
B_ED_P[2] B_ED_N[2] B_ED_P[7] B_ED_N[7]
B_ED_P[1
2]
B_ED_N[1
2]
B_ED_N[1
3]
B_ISTA_T
[0]
B_ISTA_T
[1]
QDR_D29 QDR_D27
AC
AD
M_BIAS
M_REF
M_ISCLK
_T
M_ISTA_T
[1]
GPIO1
B_ESTA_L
_P[0]
B_ESTA_L
_N[0]
B_ID_P[1] B_ID_N[1] B_ID_P[6] B_ID_N[6]
B_ID_P[11
]
B_ID_N[11
]
B_ID_P[14
]
B_ID_N[14
]
B_ED_P[3] B_ED_N[3] B_ED_P[8] B_ED_N[8]
B_ED_P[1
4]
B_ED_N[1
4]
B_ISTA_L
_P[0]
B_ISTA_L
_N[0]
B_ISCLK_
T
QDR_IMP QDR_REF
AD
AE
VSS
M_CLK_S
EL
TIMEBAS
EGPIO0
B_ESTA_L
_P[1]
B_ESTA_L
_N[1]
B_ID_P[2] B_ID_N[2] B_ID_P[7] B_ID_N[7]
B_ID_P[12
]
B_ID_N[12
]
B_ID_P[15
]
B_ID_N[15
]
B_ED_P[4] B_ED_N[4] B_ED_P[9] B_ED_N[9]
B_ED_P[1
5]
B_ED_N[1
5]
B_ISTA_L
_P[1]
B_ISTA_L
_N[1]
B_REF
VSS
VDDH15
AE
AF
VDDT33
MRCLK
RESETB
M_LVDST
A
B_ESCLK
_L_P
B_ESCLK
_L_N
B_ID_P[3] B_ID_N[3] B_ID_P[8] B_ID_N[8]
B_ID_P[13
]
B_ID_N[13
]
B_IDCLK_
P
B_IDCLK_
N
B_ED_P[5] B_ED_N[5]
B_ED_P[1
0]
B_ED_N[1
0]
B_EDCLK
_P
B_EDCLK
_N
B_ISCLK_
L_P
B_ISCLK_
L_N
B_BIAS
VDDT33
AF
123456789
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
相關(guān)PDF資料
PDF描述
IDT88P8341BHI IC SPI3-SPI4 EXCHANGE 820-PBGA
IDT88P8342BHI IC SPI3-SPI4 EXCHANGE 820-PBGA
IDT88P8344BHI IC SPI3-SPI4 EXCHANGE 820-PBGA
IDT89H24NT24G2ZBHLG IC PCI SW 24LANE 24PORT 324BGA
IDT89HPES16NT2ZBBCG IC PCI SW 16LANE 2PORT 484-CABGA
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
IDT88P8341BHGI 功能描述:IC SPI3-SPI4 EXCHANGE 820-PBGA RoHS:是 類別:集成電路 (IC) >> 專用 IC 系列:* 產(chǎn)品培訓(xùn)模塊:Lead (SnPb) Finish for COTS Obsolescence Mitigation Program 標(biāo)準(zhǔn)包裝:1 系列:- 類型:調(diào)幀器 應(yīng)用:數(shù)據(jù)傳輸 安裝類型:表面貼裝 封裝/外殼:400-BBGA 供應(yīng)商設(shè)備封裝:400-PBGA(27x27) 包裝:散裝
IDT88P8341BHI 功能描述:IC SPI3-SPI4 EXCHANGE 820-PBGA RoHS:否 類別:集成電路 (IC) >> 專用 IC 系列:* 產(chǎn)品培訓(xùn)模塊:Lead (SnPb) Finish for COTS Obsolescence Mitigation Program 標(biāo)準(zhǔn)包裝:1 系列:- 類型:調(diào)幀器 應(yīng)用:數(shù)據(jù)傳輸 安裝類型:表面貼裝 封裝/外殼:400-BBGA 供應(yīng)商設(shè)備封裝:400-PBGA(27x27) 包裝:散裝
IDT88P8342BHGI 功能描述:IC SPI3-SPI4 EXCHANGE 820-PBGA RoHS:是 類別:集成電路 (IC) >> 專用 IC 系列:* 產(chǎn)品培訓(xùn)模塊:Lead (SnPb) Finish for COTS Obsolescence Mitigation Program 標(biāo)準(zhǔn)包裝:1 系列:- 類型:調(diào)幀器 應(yīng)用:數(shù)據(jù)傳輸 安裝類型:表面貼裝 封裝/外殼:400-BBGA 供應(yīng)商設(shè)備封裝:400-PBGA(27x27) 包裝:散裝
IDT88P8342BHI 功能描述:IC SPI3-SPI4 EXCHANGE 820-PBGA RoHS:否 類別:集成電路 (IC) >> 專用 IC 系列:* 產(chǎn)品培訓(xùn)模塊:Lead (SnPb) Finish for COTS Obsolescence Mitigation Program 標(biāo)準(zhǔn)包裝:1 系列:- 類型:調(diào)幀器 應(yīng)用:數(shù)據(jù)傳輸 安裝類型:表面貼裝 封裝/外殼:400-BBGA 供應(yīng)商設(shè)備封裝:400-PBGA(27x27) 包裝:散裝
IDT88P8344 制造商:IDT 制造商全稱:Integrated Device Technology 功能描述:SPI EXCHANGE 4 x SPI-3 TO SPI-4 Issue 1.0