參數(shù)資料
型號(hào): S5335DK
廠商: Applied Micro Circuits Corp.
英文描述: PCI Bus Controller, 3.3V
中文描述: PCI總線控制器,3.3
文件頁數(shù): 12/189頁
文件大小: 1193K
代理商: S5335DK
第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁當(dāng)前第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁
S5335 – PCI Bus Controller, 3.3V
Revision 5.01 – November 30, 2005
Data Sheet
AMCC Confidential and Proprietary
DS1657 12
Table 40. Read Response (I/O Assigned) to an All-Ones write Operation to a Base Address Register ............... 48
Table 41. Expansion ROM Base Address Register ............................................................................................... 49
Table 42. Read Response to Expansion ROM Base Address Register (after all-ones written) ............................. 50
Table 43. Operation Registers — PCI Bus ............................................................................................................ 55
Table 44. Mailbox Empty/Full Status Register ....................................................................................................... 62
Table 45. Interrupt Control/Status Register ........................................................................................................... 65
Table 46. Bus Master Control/Status Register ....................................................................................................... 68
Table 47. Operation Registers — Add-On Interface .............................................................................................. 70
Table 48. Add-On Mailbox Empty/Full Status Register .......................................................................................... 76
Table 49. Interrupt Control/Status Register ........................................................................................................... 78
Table 50. Add-On General Control/Status Register ............................................................................................... 81
Table 51. Valid External Boot Memory Contents ................................................................................................... 86
Table 52. PC Compatible Expansion ROM ............................................................................................................ 90
Table 53. PCI Data Structure ................................................................................................................................. 91
Table 54. Supported PCI Bus Commands ............................................................................................................. 93
Table 55. Target Termination Types .................................................................................................................... 101
Table 56. Possible Combinations of FRAME# and IRDY# .................................................................................. 104
Table 57. Byte Lane Steering for Pass-Thru Data Register Read (PCI Write) .................................................... 159
Table 58. Byte Lane Steering for Pass-Thru Data Register Write (PCI Read) .................................................... 159
Table 59. Absolute Maximum Ratings ................................................................................................................. 163
Table 60. Recommended Operating Conditions and DC Electrical Characteristics ............................................ 163
Table 61. PCI Bus Signals ................................................................................................................................... 164
Table 62. Add-On Bus Signals ............................................................................................................................. 165
Table 63. PCI Bus Timing .................................................................................................................................... 166
Table 64. Synchronous RDFIFO# Timing ............................................................................................................ 169
Table 65. Synchronous WRFIFO Timing ............................................................................................................. 170
Table 66. Asynchronous RD# Register Access Timing ....................................................................................... 171
Table 67. Asynchronous WR# Register Access Timing ....................................................................................... 172
Table 68. Synchronous RD# FIFO Timing ........................................................................................................... 173
Table 69. Synchronous WR# FIFO Timing .......................................................................................................... 175
Table 70. Pass-Thru Interface Timing .................................................................................................................. 177
Table 71. Target Byte-Wide Memory Interface Timing ........................................................................................ 179
Table 72. Target Interrupt Timing ........................................................................................................................ 181
Table 73. MailBox Timing .................................................................................................................................... 181
Table 74. S5335 Numerical Pin Assignment - 176 LQFP .................................................................................... 184
相關(guān)PDF資料
PDF描述
S5335QF PCI Bus Controller, 3.3V
S5335QFAAB PCI Bus Controller, 3.3V
S5566B General Purpose Rectifier(通用整流器)
S5566G General Purpose Rectifier(通用整流器)
S5566J GENERAL PURPOSE RECTIFIER APPLICATIONS
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
S5335QF 制造商:AppliedMicro 功能描述:
S5335QFAAB 制造商:AppliedMicro 功能描述:PCI Bus Controller
S533-M04-F13A-E 制造商:UNICORP 功能描述:
S-533-M04-F13-F 制造商:UNICORP 功能描述:
S533-M04-F13-F 制造商:UNICORP 功能描述: