
v
18522F/0—Jan1997
AMD-K5 Processor Data Sheet
PRELIMINARY INFORMATION
Internal Cache . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 31
Cacheability . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 32
Copy-Back Buffers . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 32
Data Cache Coherency . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 32
Cache Invalidation . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 32
Read Cycles . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 33
Write Cycles . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 34
Write Allocate . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 34
External Inquire Cycles . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 35
Instruction Cache Coherency . . . . . . . . . . . . . . . . . . . . . . . . . . . 36
Self-Modifying Code and the Cache . . . . . . . . . . . . . . . . . . . . . 36
External Bus Description . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 36
Memory Organization . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 37
Bus Cycles . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 38
Single Transfer Cycles . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 39
Burst Read Cycles . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 39
Burst Write Cycles . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 39
BOFF or AHOLD/HOLD/HLDA During Burst Transfers . . . . . 40
Use of BOFF . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 41
Locked Operations . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 42
LOCK during HOLD and BOFF . . . . . . . . . . . . . . . . . . . . . . . . . 42
LOCK Operations during Inquire Cycles . . . . . . . . . . . . . . . . . 42
Locked Operation to Cached Lines . . . . . . . . . . . . . . . . . . . . . . 43
Bus Hold . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 43
Bus Error Support using PCHK and
APCHK . . . . . . . . . . . . . . 44
Special Bus Cycles . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 44
Flush Operations . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 44
Interrupt Acknowledge . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 45
Inquire Cycles . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 45
Pipelining . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 47
Pipelining Timing Diagrams . . . . . . . . . . . . . . . . . . . . . . . . . . . 49
System Management Mode . . . . . . . . . . . . . . . . . . . . . . . . . . . . 51
Processing System Management Interrupts . . . . . . . . . . . . . . . 51
System Management Interrupt . . . . . . . . . . . . . . . . . . . . . . . . . 51
Initial State Upon Entering SMM . . . . . . . . . . . . . . . . . . . . . . . 53
I/O Instruction Restart . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 53
Halt Auto Restart . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 54
Am486
and AMD-K5 Processor Bus Differences . . . . . . . . . . 54
P54C and AMD-K5 Processor Bus Differences . . . . . . . . . . . . . 55
8.4
8.5
8.6
8.7
8.8
8.9
9
Electrical Data . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 56
9.1
Power and Grounding . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 56
Power Connections . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 56
Connection Recommendations . . . . . . . . . . . . . . . . . . . . . . . . . 56
9.2
Absolute Maximum Ratings . . . . . . . . . . . . . . . . . . . . . . . . . . . . 57
9.3
Operating Ranges . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 57
Commercial (C) Devices . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 57