參數(shù)資料
型號(hào): AMD-K5
廠商: Advanced Micro Devices, Inc.
英文描述: 32-Bit Superior Price/Performance Value Microprocessor(32位高性/價(jià)比微處理器)
中文描述: 32位卓越的價(jià)格/性能值微處理器(32位高性/價(jià)比微處理器)
文件頁數(shù): 5/100頁
文件大小: 2533K
代理商: AMD-K5
v
18522F/0—Jan1997
AMD-K5 Processor Data Sheet
PRELIMINARY INFORMATION
Internal Cache . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 31
Cacheability . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 32
Copy-Back Buffers . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 32
Data Cache Coherency . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 32
Cache Invalidation . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 32
Read Cycles . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 33
Write Cycles . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 34
Write Allocate . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 34
External Inquire Cycles . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 35
Instruction Cache Coherency . . . . . . . . . . . . . . . . . . . . . . . . . . . 36
Self-Modifying Code and the Cache . . . . . . . . . . . . . . . . . . . . . 36
External Bus Description . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 36
Memory Organization . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 37
Bus Cycles . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 38
Single Transfer Cycles . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 39
Burst Read Cycles . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 39
Burst Write Cycles . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 39
BOFF or AHOLD/HOLD/HLDA During Burst Transfers . . . . . 40
Use of BOFF . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 41
Locked Operations . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 42
LOCK during HOLD and BOFF . . . . . . . . . . . . . . . . . . . . . . . . . 42
LOCK Operations during Inquire Cycles . . . . . . . . . . . . . . . . . 42
Locked Operation to Cached Lines . . . . . . . . . . . . . . . . . . . . . . 43
Bus Hold . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 43
Bus Error Support using PCHK and
APCHK . . . . . . . . . . . . . . 44
Special Bus Cycles . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 44
Flush Operations . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 44
Interrupt Acknowledge . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 45
Inquire Cycles . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 45
Pipelining . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 47
Pipelining Timing Diagrams . . . . . . . . . . . . . . . . . . . . . . . . . . . 49
System Management Mode . . . . . . . . . . . . . . . . . . . . . . . . . . . . 51
Processing System Management Interrupts . . . . . . . . . . . . . . . 51
System Management Interrupt . . . . . . . . . . . . . . . . . . . . . . . . . 51
Initial State Upon Entering SMM . . . . . . . . . . . . . . . . . . . . . . . 53
I/O Instruction Restart . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 53
Halt Auto Restart . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 54
Am486
and AMD-K5 Processor Bus Differences . . . . . . . . . . 54
P54C and AMD-K5 Processor Bus Differences . . . . . . . . . . . . . 55
8.4
8.5
8.6
8.7
8.8
8.9
9
Electrical Data . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 56
9.1
Power and Grounding . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 56
Power Connections . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 56
Connection Recommendations . . . . . . . . . . . . . . . . . . . . . . . . . 56
9.2
Absolute Maximum Ratings . . . . . . . . . . . . . . . . . . . . . . . . . . . . 57
9.3
Operating Ranges . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 57
Commercial (C) Devices . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 57
相關(guān)PDF資料
PDF描述
AMD-K6-2 32 Bit Microprocessor With 64-Kbyte Level-one Cache High-Performance and Multimedia Execution Unit(帶64K字節(jié)緩存和高性能多媒體執(zhí)行單元的32位微處理器)
AMD-K6-III 32-Bit Microprocessor Advanced RISC86 Superscalar Microarchitecture and 3D Technology(32位微處理器帶3D技術(shù)和高級(jí)的RISC86超標(biāo)量微體系結(jié)構(gòu))
AMD-K6 Circular Connector; No. of Contacts:5; Series:MS27497; Body Material:Aluminum; Connecting Termination:Crimp; Connector Shell Size:14; Circular Contact Gender:Pin; Circular Shell Style:Wall Mount Receptacle; Insert Arrangement:14-5 RoHS Compliant: No
AMD27C64-150PI 64 Kilobit (8,192 x 8-Bit) CMOS EPROM
AMD27C64 64 Kilobit (8,192 x 8-Bit) CMOS EPROM
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
AMD-K5-PR100ABQ 制造商:未知廠家 制造商全稱:未知廠家 功能描述:32-Bit Microprocessor
AMD-K5-PR120ABR 制造商:未知廠家 制造商全稱:未知廠家 功能描述:32-Bit Microprocessor
AMD-K5-PR133ABQ 制造商:未知廠家 制造商全稱:未知廠家 功能描述:32-Bit Microprocessor
AMD-K5-PR133ABR 制造商:未知廠家 制造商全稱:未知廠家 功能描述:32-Bit Microprocessor
AMD-K5-PR166ABX 制造商:未知廠家 制造商全稱:未知廠家 功能描述:32-Bit Microprocessor