參數(shù)資料
型號(hào): AMD-751
廠商: Advanced Micro Devices, Inc.
英文描述: System Bus, System Memory Controller, AGP Controller, and PCI Bus Controller(系統(tǒng)總線、系統(tǒng)存儲(chǔ)器控制器、AGP控制器和PCI總線控制器)
中文描述: 系統(tǒng)總線,系統(tǒng)內(nèi)存控制器,AGP控制器和PCI總線控制器(系統(tǒng)總線,系統(tǒng)存儲(chǔ)器控制器,AGP接口控制器和的PCI總線控制器)
文件頁(yè)數(shù): 232/236頁(yè)
文件大?。?/td> 3578K
代理商: AMD-751
第1頁(yè)第2頁(yè)第3頁(yè)第4頁(yè)第5頁(yè)第6頁(yè)第7頁(yè)第8頁(yè)第9頁(yè)第10頁(yè)第11頁(yè)第12頁(yè)第13頁(yè)第14頁(yè)第15頁(yè)第16頁(yè)第17頁(yè)第18頁(yè)第19頁(yè)第20頁(yè)第21頁(yè)第22頁(yè)第23頁(yè)第24頁(yè)第25頁(yè)第26頁(yè)第27頁(yè)第28頁(yè)第29頁(yè)第30頁(yè)第31頁(yè)第32頁(yè)第33頁(yè)第34頁(yè)第35頁(yè)第36頁(yè)第37頁(yè)第38頁(yè)第39頁(yè)第40頁(yè)第41頁(yè)第42頁(yè)第43頁(yè)第44頁(yè)第45頁(yè)第46頁(yè)第47頁(yè)第48頁(yè)第49頁(yè)第50頁(yè)第51頁(yè)第52頁(yè)第53頁(yè)第54頁(yè)第55頁(yè)第56頁(yè)第57頁(yè)第58頁(yè)第59頁(yè)第60頁(yè)第61頁(yè)第62頁(yè)第63頁(yè)第64頁(yè)第65頁(yè)第66頁(yè)第67頁(yè)第68頁(yè)第69頁(yè)第70頁(yè)第71頁(yè)第72頁(yè)第73頁(yè)第74頁(yè)第75頁(yè)第76頁(yè)第77頁(yè)第78頁(yè)第79頁(yè)第80頁(yè)第81頁(yè)第82頁(yè)第83頁(yè)第84頁(yè)第85頁(yè)第86頁(yè)第87頁(yè)第88頁(yè)第89頁(yè)第90頁(yè)第91頁(yè)第92頁(yè)第93頁(yè)第94頁(yè)第95頁(yè)第96頁(yè)第97頁(yè)第98頁(yè)第99頁(yè)第100頁(yè)第101頁(yè)第102頁(yè)第103頁(yè)第104頁(yè)第105頁(yè)第106頁(yè)第107頁(yè)第108頁(yè)第109頁(yè)第110頁(yè)第111頁(yè)第112頁(yè)第113頁(yè)第114頁(yè)第115頁(yè)第116頁(yè)第117頁(yè)第118頁(yè)第119頁(yè)第120頁(yè)第121頁(yè)第122頁(yè)第123頁(yè)第124頁(yè)第125頁(yè)第126頁(yè)第127頁(yè)第128頁(yè)第129頁(yè)第130頁(yè)第131頁(yè)第132頁(yè)第133頁(yè)第134頁(yè)第135頁(yè)第136頁(yè)第137頁(yè)第138頁(yè)第139頁(yè)第140頁(yè)第141頁(yè)第142頁(yè)第143頁(yè)第144頁(yè)第145頁(yè)第146頁(yè)第147頁(yè)第148頁(yè)第149頁(yè)第150頁(yè)第151頁(yè)第152頁(yè)第153頁(yè)第154頁(yè)第155頁(yè)第156頁(yè)第157頁(yè)第158頁(yè)第159頁(yè)第160頁(yè)第161頁(yè)第162頁(yè)第163頁(yè)第164頁(yè)第165頁(yè)第166頁(yè)第167頁(yè)第168頁(yè)第169頁(yè)第170頁(yè)第171頁(yè)第172頁(yè)第173頁(yè)第174頁(yè)第175頁(yè)第176頁(yè)第177頁(yè)第178頁(yè)第179頁(yè)第180頁(yè)第181頁(yè)第182頁(yè)第183頁(yè)第184頁(yè)第185頁(yè)第186頁(yè)第187頁(yè)第188頁(yè)第189頁(yè)第190頁(yè)第191頁(yè)第192頁(yè)第193頁(yè)第194頁(yè)第195頁(yè)第196頁(yè)第197頁(yè)第198頁(yè)第199頁(yè)第200頁(yè)第201頁(yè)第202頁(yè)第203頁(yè)第204頁(yè)第205頁(yè)第206頁(yè)第207頁(yè)第208頁(yè)第209頁(yè)第210頁(yè)第211頁(yè)第212頁(yè)第213頁(yè)第214頁(yè)第215頁(yè)第216頁(yè)第217頁(yè)第218頁(yè)第219頁(yè)第220頁(yè)第221頁(yè)第222頁(yè)第223頁(yè)第224頁(yè)第225頁(yè)第226頁(yè)第227頁(yè)第228頁(yè)第229頁(yè)第230頁(yè)第231頁(yè)當(dāng)前第232頁(yè)第233頁(yè)第234頁(yè)第235頁(yè)第236頁(yè)
210
Index
21910D
August 1999
Preliminary Information
PCI Bus
Accesses by Another Initiator . . . . . . . . . . . . . . . . . . . . . . 86
AD[31:0]. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 24
Arbitration. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .83
,
96
Bus Number. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 128
C/BE[3:0]# . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 24
Configuration . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 83
Configuration Address . . . . . . . . . . . . . . . . . . . . . . . . . . . 128
Configuration Data. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 129
Configuration Mechanism . . . . . . . . . . . . . . . . . . . . . . . . 127
Configuration Space Enable . . . . . . . . . . . . . . . . . . . . . . 128
Controller . . . . . . . . . . . . . . . . . . . xxvi
,
4
,
9
11
,
13
14
,
82
Device 0 Registers (CPU-PCI Bridge). . . . . . . . . . . . . . . 134
Device 1 Registers (AGP). . . . . . . . . . . . . . . . . . . . . . . . . 165
Device Number . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 128
DEVSEL#. . . . . . . . . . . . . . . . . . . . . . 24
,
135
136
,
167
,
171
FRAME# . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .22
23
,
25
Function Number . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 129
GNT[4:0]# . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 27
Interface Signals. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 22
IRDY#. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 22
Memory-Mapped Control Registers . . . . . . . . . . . . . . . . 177
Number . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 128
PCI-from-Memory . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 84
PCI-to-Memory . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 84
PCLK . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 82
PGNT# . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 27
PREQ# . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 26
Primary . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 10
Reads . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 86
Register Number. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 129
Secondary . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 10
SERR# . . . . . . . . . . . . . . . . . . . 134
135
,
165
,
167
,
176
,
179
Sideband Signals. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 84
STOP# . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 136
,
167
,
171
Transactions on the AGP Bus. . . . . . . . . . . . . . . . . . . . . . . 97
TRDY# . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .22
,
25
PCI Interface Signals . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 22
AD[31:0]. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 22
C/BE[3:0]# . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 23
DEVSEL#. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 23
FRAME# . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 24
GNT[4:0]# . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 24
IRDY#. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 25
LOCK# . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 25
PAR . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 26
PCLK . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 26
PGNT# . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 26
PREQ# . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 27
REQ[4:0]# . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 27
RESET# . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 27
SERR# . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 28
STOP# . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 28
TRDY# . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 28
WSC# . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 29
PCI/APCI Write Queue (AWQ). . . . . . . . . . . . . . . . . See AWQ
PCI-PCI
Capability . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 177
Enable . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 178
Status . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 178
PCLK . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .26
,
82
PDE (page directory entry) . . . . . . . . . . . . xxiv
,
101
103
,
106
PDT (page directory table) . . . . . . . . . . . . . . . . xxiv
,
102
,
106
Pending Probes Queue (PPQ). . . . . . . . . . . . . . . . . . .See PPQ
Peripheral Component Interconnect (PCI). . . . . . . . See PCI
PGNT# . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .26
27
,
84
PH (page hit). . . . . . . . . . . . . . . . . . . . . . . . . . . . . xxiv
,
65
,
147
Phase Locked Loop (PLL). . . . . . . . . . . . . . . . . . . . . . See PLL
Physical Address (PA). . . . . . . . . . . . . . . . . . . . . . . . . . See PA
Physical Page Address (PPA). . . . . . . . . . . . . . . . . . . See PPA
Pin
Designations. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 201
Functional Groupings . . . . . . . . . . . . . . . . . . . . . . . 203
204
Names . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 201
204
Numbers . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 201
204
PIPE# . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .10
,
34
35
,
40
,
96
Pipeline. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 154
Pipelined Requests . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 87
Plastic Ball Grid Array (PBGA). . . . . . . . . . . . . . . .See PBGA
PLL (phase locked loop) . . . . . . . . . . . . . . . . . . . .xxiv
,
14
,
114
PMSM (power management state machine) . . . . . . . xxiv
,
112
POS (power-on suspend) . . . . . . . . . . . . . . . . . . . . . . . . xxiv
,
13
POST (power-on self-test) . . . . . . . . . . . . . . . . . . . . . . xxiv
,
127
Power. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 13
Dissipation . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 187
Management. . . . . . . . . . . . . . . . . . . . . . . . . . . . . 5
,
110
,
181
ACPI . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 112
States . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 112
Power Management State Machine (PMSM). . . . See PMSM
Power-On Self-Test (POST). . . . . . . . . . . . . . . . . . . . See POST
Power-On Suspend (POS). . . . . . . . . . . . . . . . . . . . . . See POS
PPA (physical page address). . . . . . . . . . . . . . . .xxiv
,
101
,
109
PPQ (pending probes queue) . . . . . . . . . . . . . . . . . . . . xxiv
,
53
PQ (probe queue). . . . . . . . . . . . . . . . . . . . . . . . .xxiv
,
2
,
53
54
PRA (probe response alert agent) . . . . . . . . . . . . .xxiv
,
53
54
Prefetch Buffers. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 82
Prefetchable
Graphics Memory. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 139
Memory-Mapped Control Registers. . . . . . . . . . . . . . . . 140
PREQ#. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 26
27
,
84
Primary PCI Bus. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 10
Probe Queue (PQ). . . . . . . . . . . . . . . . . . . . . . . . . . . . . See PQ
Probe Response Alert Agent (PRA). . . . . . . . . . . . . See PRA
Probe System Data and Control Queue (PSQ). . . . . See PSQ
Processor
Bus
Read from PCI Target. . . . . . . . . . . . . . . . . . . . . . . . . . 85
Write to PCI . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 85
Interface . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 7
,
53
Interface Signals . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 17
CLKFWDRST. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 17
CONNECT . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 17
PROCRDY . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 17
SADDIN[14:2]# . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 18
SADDINCLK# . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 18
SADDOUT[14:2]# . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 18
SADDOUTCLK# . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 19
SCHECK[7:0]# . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 19
SDATA[63:0]# . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 20
SDATAINCLK[3:0]# . . . . . . . . . . . . . . . . . . . . . . . . . . . 20
SDATAINVAL# . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 21
SDATAOUTCLK[3:0]# . . . . . . . . . . . . . . . . . . . . . . . . . 21
SYSCLK . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 21
Write Posting . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 61
PROCRDY. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 17
,
55
Programming Interface . . . . . . . . . . . . . . . . . . . . . . . . 137
,
168
PSQ (probe system data and control
queue). . . . . . . . . . . . . . . . . . . . . . . . . . . . . .xxiv
,
53
54
PT (page tables). . . . . . . . . . . . . . . . . . . . . . . . . . . . . . xxiv
,
102
PTE (page table entries). . . . . . . . . . . . . . .xxiv
,
101
102
,
109
相關(guān)PDF資料
PDF描述
AMD-756 Peripheral Bus Controller(外圍總線控制器)
AMD ATHLON 32-Bit Microprocessor with 3D Multimedia Performance and Digital Video(32位微處理器帶3D多媒體性能和數(shù)字視頻)
AMD-K5 32-Bit Superior Price/Performance Value Microprocessor(32位高性/價(jià)比微處理器)
AMD-K6-2 32 Bit Microprocessor With 64-Kbyte Level-one Cache High-Performance and Multimedia Execution Unit(帶64K字節(jié)緩存和高性能多媒體執(zhí)行單元的32位微處理器)
AMD-K6-III 32-Bit Microprocessor Advanced RISC86 Superscalar Microarchitecture and 3D Technology(32位微處理器帶3D技術(shù)和高級(jí)的RISC86超標(biāo)量微體系結(jié)構(gòu))
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
AMD-751AC 制造商:Advanced Micro Devices 功能描述:SYSTEM CONTROLLER, 492 Pin, BGA
AMD-756 制造商:未知廠家 制造商全稱:未知廠家 功能描述:AMD-756? Peripheral Bus Controller Revision Guide
AMD-756AC\T 制造商:Advanced Micro Devices 功能描述:
AMD-760 制造商:未知廠家 制造商全稱:未知廠家 功能描述:AMD-760 - AMD-760 MPX Chipset Overview
AMD-760MP 制造商:未知廠家 制造商全稱:未知廠家 功能描述:AMD-760 MP - AMD-760 MP Chipset Overview