參數(shù)資料
型號(hào): AMD-751
廠商: Advanced Micro Devices, Inc.
英文描述: System Bus, System Memory Controller, AGP Controller, and PCI Bus Controller(系統(tǒng)總線、系統(tǒng)存儲(chǔ)器控制器、AGP控制器和PCI總線控制器)
中文描述: 系統(tǒng)總線,系統(tǒng)內(nèi)存控制器,AGP控制器和PCI總線控制器(系統(tǒng)總線,系統(tǒng)存儲(chǔ)器控制器,AGP接口控制器和的PCI總線控制器)
文件頁數(shù): 228/236頁
文件大?。?/td> 3578K
代理商: AMD-751
第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁第193頁第194頁第195頁第196頁第197頁第198頁第199頁第200頁第201頁第202頁第203頁第204頁第205頁第206頁第207頁第208頁第209頁第210頁第211頁第212頁第213頁第214頁第215頁第216頁第217頁第218頁第219頁第220頁第221頁第222頁第223頁第224頁第225頁第226頁第227頁當(dāng)前第228頁第229頁第230頁第231頁第232頁第233頁第234頁第235頁第236頁
206
Index
21910D
August 1999
Preliminary Information
AMD Athlon System Bus . . . . .1
2
,
7
,
45
,
47
50
,
54
56
,
58
,
. . . . . . . . . . . . . . . . . . . 60
,
62
,
68
,
110
112
,
127
,
135
,
. . . . . . . . . . . . . . . . . . . . . . . . .152
153
,
155
,
159
160
,
. . . . . . . . . . . . . . . . . . . . . . . . . 164
,
166
,
197
,
199
200
AMD Publications. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . xxvi
AMD-750 Chipset . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1
Block Diagram. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 6
AMD-756 Peripheral Bus Controller . . . . . . . . . xxvi
1
,
6
,
14
,
. . . . . . . . . . . . . . . . . . . . . . . 26
29
,
45
,
48
49
,
56
,
71
,
. . . . . . . . . . . . . . . . . . . . . . 96
,
110
112
,
134
,
156
,
165
APCI (AGP peripheral component
interconnect). . . . . . . . .xxii
,
2
,
10
11
,
63
65
,
84
,
95
,
. . . . . . . . . . . . . . . . .100
,
104
,
155
158
,
166
,
168
,
173
API (application programming interface) . . . . . . . . . .xxii
,
99
APIC (advanced programmable interrupt
controller) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .xxii
,
47
Application Programming Interface (API). . . . . . . . . See API
Arbitration
AGP Bus. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 95
96
PCI Bus. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 83
ATE (address translation engine) . . . . . . . . . xxii
,
69
,
89
,
104
AWQ (PCI/APCI write queue) . . . . . . . . . . . . . . . . . . . .xxii
,
53
AXQ (AGP transaction queue) . . . . . . . . . . . . . . . xxii
,
89
,
91
B
BAR (base address register) . . . . . . . . . . xxii
,
13
,
47
,
50
52
,
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . 103
,
111
,
127
181
Base
Address High. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 140
Address Low . . . . . . . . . . . . . . . . . . . . . . . . . . .139
140
,
170
Class Code . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .137
,
168
Base Address Register (BAR). . . . . . . . . . . . . . . . . . See BAR
Basic Input/Output System (BIOS). . . . . . . . . . . . . . See BIOS
BIOS (basic input/output system) . . . . . . . . . . . xxii
,
3
,
8
,
47
,
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . 71
72
,
74
76
,
110
BIST (build-in self-test) . . . . . . . . . . . . . . . . . . . . . . . . . . . .xxii
BIU (bus interface unit). . . . . . . . . . . . . . . . . . xxii
,
12
,
62
,
64
Block Diagram. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 53
Functional Units. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 54
Start-Up . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 54
Block Diagram
AGP . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 89
AMD-750 chipset. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 6
AMD-751 system controller . . . . . . . . . . . . . . . . . . . . . . . . 12
Bus Interface Unit (BIU) . . . . . . . . . . . . . . . . . . . . . . . . . . 53
MCT (memory controller) . . . . . . . . . . . . . . . . . . . . . . . . . 67
Memory Queue Arbiter (MQA) . . . . . . . . . . . . . . . . . . . . . 65
Memory Request Organizer (MRO) . . . . . . . . . . . . . . . . . 64
Block Writes . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 61
Buffer Characteristics, I/O. . . . . . . . . . . . . . . . . . . . . . . . . . 199
Buffer Model, I/O . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 199
Buffers
Prefetch . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 82
Read. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 62
Write . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 61
62
,
82
,
85
Built-In Self-Test (BIST). . . . . . . . . . . . . . . . . . . . . . . See BIST
Burst
Cycles. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 85
Transactions . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 85
Transfers . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 10
,
62
,
72
,
82
Bus Architecture . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . xxvi
Bus Interface Unit (BIU). . . . . . . . . . . . . . . . . . . . . . . See BIU
Byte Merging. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .62
,
85
C
C/BE[3:0]#. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 23
24
Cache
Block . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 58
GART . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 89
,
102
L2. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 54
,
83
Operation, GART. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 102
SDRAM type. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 144
145
Size (AGP). . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 179
Snoops. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 18
Writeback . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 61
,
135
CAP_PTR . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 141
Capability Identifier . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 160
CAS[7:0]# . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 76
CAS-Before-RAS. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 3
,
72
Case Temperature . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 15
CCLK. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 7
Chaining . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 158
Characteristics
I/O buffer . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 199
I/O Buffer AC and DC . . . . . . . . . . . . . . . . . . . . . . . . . . . 200
Chip Select (CS). . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . See CS
CLKFWDRST. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 17
,
55
Clock
100-MHz . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1
AGP . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 10
System. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 7
Clocking . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 14
Scheme . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 79
Source-Synchronized . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 7
Coherency. . . . . . . . . . . . . . . . . . . . . . . . . . . 62
,
82
,
88
,
93
,
97
Command Address Decoding . . . . . . . . . . . . . . . . . . . . . . . . 50
Command Queue (CQ). . . . . . . . . . . . . . . . . . . . . . . . . See CQ
Concurrency . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 9
Memory. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 8
Configuration
Register Access . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 52
Space Enable . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 128
Configuration Registers . . . . . . . . . . . . . . . . . . . . . . . 127
181
AGP Capability Identifier. . . . . . . . . . . . . . . . . . . . . . . . 160
AGP Command Register #2 . . . . . . . . . . . . . . . . . . . . . . 162
AGP GART Base Address Register . . . . . . . . . . . . . . . . 179
AGP Header Type . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 169
AGP Mode Control Register #1 . . . . . . . . . . . . . . . . . . . 163
AGP Mode Control Register #2 . . . . . . . . . . . . . . . . . . . 164
AGP Primary Bus Number . . . . . . . . . . . . . . . . . . . . . . . 169
AGP Revision ID . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 168
AGP Secondary Bus Number . . . . . . . . . . . . . . . . . . . . . 169
AGP Secondary Latency Timer. . . . . . . . . . . . . . . . . . . . 170
AGP Status . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 161
AGP Subordinate Bus Number. . . . . . . . . . . . . . . . . . . . 169
AGP VGA BIOS Mask . . . . . . . . . . . . . . . . . . . . . . . . . . . 158
AGP Virtual Address Space . . . . . . . . . . . . . . . . . . . . . . 162
AGP/PCI Prefetchable Memory Base. . . . . . . . . . . . . . . 173
AGP/PCI Prefetchable Memory Limit . . . . . . . . . . . . . . 173
AGP/PCI Secondary Status . . . . . . . . . . . . . . . . . . . . . . . 171
Base Address Chip Select . . . . . . . . . . . . . . . . . . . . 141
143
Base Address Register 0 . . . . . . . . . . . . . . . . . . . . . . . . . 139
Base Address Register 1 . . . . . . . . . . . . . . . . . . . . . . . . . 140
Base Address Register 2 . . . . . . . . . . . . . . . . . . . . . . . . . 140
Base Class Code . . . . . . . . . . . . . . . . . . . . . . . . . . . . 137
,
168
BIU 1 Status . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 154
BIU Control and Status . . . . . . . . . . . . . . . . . . . . . . . . . . 151
BIU SIP . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 153
Capabilities Pointer. . . . . . . . . . . . . . . . . . . . . . . . . . . . . 141
Command . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 134
,
165
相關(guān)PDF資料
PDF描述
AMD-756 Peripheral Bus Controller(外圍總線控制器)
AMD ATHLON 32-Bit Microprocessor with 3D Multimedia Performance and Digital Video(32位微處理器帶3D多媒體性能和數(shù)字視頻)
AMD-K5 32-Bit Superior Price/Performance Value Microprocessor(32位高性/價(jià)比微處理器)
AMD-K6-2 32 Bit Microprocessor With 64-Kbyte Level-one Cache High-Performance and Multimedia Execution Unit(帶64K字節(jié)緩存和高性能多媒體執(zhí)行單元的32位微處理器)
AMD-K6-III 32-Bit Microprocessor Advanced RISC86 Superscalar Microarchitecture and 3D Technology(32位微處理器帶3D技術(shù)和高級(jí)的RISC86超標(biāo)量微體系結(jié)構(gòu))
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
AMD-751AC 制造商:Advanced Micro Devices 功能描述:SYSTEM CONTROLLER, 492 Pin, BGA
AMD-756 制造商:未知廠家 制造商全稱:未知廠家 功能描述:AMD-756? Peripheral Bus Controller Revision Guide
AMD-756AC\T 制造商:Advanced Micro Devices 功能描述:
AMD-760 制造商:未知廠家 制造商全稱:未知廠家 功能描述:AMD-760 - AMD-760 MPX Chipset Overview
AMD-760MP 制造商:未知廠家 制造商全稱:未知廠家 功能描述:AMD-760 MP - AMD-760 MP Chipset Overview