
206
Index
21910D
—
August 1999
Preliminary Information
AMD Athlon System Bus . . . . .1
–
2
,
7
,
45
,
47
–
50
,
54
–
56
,
58
,
. . . . . . . . . . . . . . . . . . . 60
,
62
,
68
,
110
–
112
,
127
,
135
,
. . . . . . . . . . . . . . . . . . . . . . . . .152
–
153
,
155
,
159
–
160
,
. . . . . . . . . . . . . . . . . . . . . . . . . 164
,
166
,
197
,
199
–
200
AMD Publications. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . xxvi
AMD-750 Chipset . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1
Block Diagram. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 6
AMD-756 Peripheral Bus Controller . . . . . . . . . xxvi
–
1
,
6
,
14
,
. . . . . . . . . . . . . . . . . . . . . . . 26
–
29
,
45
,
48
–
49
,
56
,
71
,
. . . . . . . . . . . . . . . . . . . . . . 96
,
110
–
112
,
134
,
156
,
165
APCI (AGP peripheral component
interconnect). . . . . . . . .xxii
,
2
,
10
–
11
,
63
–
65
,
84
,
95
,
. . . . . . . . . . . . . . . . .100
,
104
,
155
–
158
,
166
,
168
,
173
API (application programming interface) . . . . . . . . . .xxii
,
99
APIC (advanced programmable interrupt
controller) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .xxii
,
47
Application Programming Interface (API). . . . . . . . . See API
Arbitration
AGP Bus. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 95
–
96
PCI Bus. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 83
ATE (address translation engine) . . . . . . . . . xxii
,
69
,
89
,
104
AWQ (PCI/APCI write queue) . . . . . . . . . . . . . . . . . . . .xxii
,
53
AXQ (AGP transaction queue) . . . . . . . . . . . . . . . xxii
,
89
,
91
B
BAR (base address register) . . . . . . . . . . xxii
,
13
,
47
,
50
–
52
,
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . 103
,
111
,
127
–
181
Base
Address High. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 140
Address Low . . . . . . . . . . . . . . . . . . . . . . . . . . .139
–
140
,
170
Class Code . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .137
,
168
Base Address Register (BAR). . . . . . . . . . . . . . . . . . See BAR
Basic Input/Output System (BIOS). . . . . . . . . . . . . . See BIOS
BIOS (basic input/output system) . . . . . . . . . . . xxii
,
3
,
8
,
47
,
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . 71
–
72
,
74
–
76
,
110
BIST (build-in self-test) . . . . . . . . . . . . . . . . . . . . . . . . . . . .xxii
BIU (bus interface unit). . . . . . . . . . . . . . . . . . xxii
,
12
,
62
,
64
Block Diagram. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 53
Functional Units. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 54
Start-Up . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 54
Block Diagram
AGP . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 89
AMD-750 chipset. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 6
AMD-751 system controller . . . . . . . . . . . . . . . . . . . . . . . . 12
Bus Interface Unit (BIU) . . . . . . . . . . . . . . . . . . . . . . . . . . 53
MCT (memory controller) . . . . . . . . . . . . . . . . . . . . . . . . . 67
Memory Queue Arbiter (MQA) . . . . . . . . . . . . . . . . . . . . . 65
Memory Request Organizer (MRO) . . . . . . . . . . . . . . . . . 64
Block Writes . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 61
Buffer Characteristics, I/O. . . . . . . . . . . . . . . . . . . . . . . . . . 199
Buffer Model, I/O . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 199
Buffers
Prefetch . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 82
Read. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 62
Write . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 61
–
62
,
82
,
85
Built-In Self-Test (BIST). . . . . . . . . . . . . . . . . . . . . . . See BIST
Burst
Cycles. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 85
Transactions . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 85
Transfers . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 10
,
62
,
72
,
82
Bus Architecture . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . xxvi
Bus Interface Unit (BIU). . . . . . . . . . . . . . . . . . . . . . . See BIU
Byte Merging. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .62
,
85
C
C/BE[3:0]#. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 23
–
24
Cache
Block . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 58
GART . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 89
,
102
L2. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 54
,
83
Operation, GART. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 102
SDRAM type. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 144
–
145
Size (AGP). . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 179
Snoops. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 18
Writeback . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 61
,
135
CAP_PTR . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 141
Capability Identifier . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 160
CAS[7:0]# . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 76
CAS-Before-RAS. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 3
,
72
Case Temperature . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 15
CCLK. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 7
Chaining . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 158
Characteristics
I/O buffer . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 199
I/O Buffer AC and DC . . . . . . . . . . . . . . . . . . . . . . . . . . . 200
Chip Select (CS). . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . See CS
CLKFWDRST. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 17
,
55
Clock
100-MHz . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1
AGP . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 10
System. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 7
Clocking . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 14
Scheme . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 79
Source-Synchronized . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 7
Coherency. . . . . . . . . . . . . . . . . . . . . . . . . . . 62
,
82
,
88
,
93
,
97
Command Address Decoding . . . . . . . . . . . . . . . . . . . . . . . . 50
Command Queue (CQ). . . . . . . . . . . . . . . . . . . . . . . . . See CQ
Concurrency . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 9
Memory. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 8
Configuration
Register Access . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 52
Space Enable . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 128
Configuration Registers . . . . . . . . . . . . . . . . . . . . . . . 127
–
181
AGP Capability Identifier. . . . . . . . . . . . . . . . . . . . . . . . 160
AGP Command Register #2 . . . . . . . . . . . . . . . . . . . . . . 162
AGP GART Base Address Register . . . . . . . . . . . . . . . . 179
AGP Header Type . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 169
AGP Mode Control Register #1 . . . . . . . . . . . . . . . . . . . 163
AGP Mode Control Register #2 . . . . . . . . . . . . . . . . . . . 164
AGP Primary Bus Number . . . . . . . . . . . . . . . . . . . . . . . 169
AGP Revision ID . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 168
AGP Secondary Bus Number . . . . . . . . . . . . . . . . . . . . . 169
AGP Secondary Latency Timer. . . . . . . . . . . . . . . . . . . . 170
AGP Status . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 161
AGP Subordinate Bus Number. . . . . . . . . . . . . . . . . . . . 169
AGP VGA BIOS Mask . . . . . . . . . . . . . . . . . . . . . . . . . . . 158
AGP Virtual Address Space . . . . . . . . . . . . . . . . . . . . . . 162
AGP/PCI Prefetchable Memory Base. . . . . . . . . . . . . . . 173
AGP/PCI Prefetchable Memory Limit . . . . . . . . . . . . . . 173
AGP/PCI Secondary Status . . . . . . . . . . . . . . . . . . . . . . . 171
Base Address Chip Select . . . . . . . . . . . . . . . . . . . . 141
–
143
Base Address Register 0 . . . . . . . . . . . . . . . . . . . . . . . . . 139
Base Address Register 1 . . . . . . . . . . . . . . . . . . . . . . . . . 140
Base Address Register 2 . . . . . . . . . . . . . . . . . . . . . . . . . 140
Base Class Code . . . . . . . . . . . . . . . . . . . . . . . . . . . . 137
,
168
BIU 1 Status . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 154
BIU Control and Status . . . . . . . . . . . . . . . . . . . . . . . . . . 151
BIU SIP . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 153
Capabilities Pointer. . . . . . . . . . . . . . . . . . . . . . . . . . . . . 141
Command . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 134
,
165