參數(shù)資料
型號: 23542A
英文描述: AMD-K6-IIIE+ Processor Data Sheet AMD-K6-2E+ Processor Data Sheet
中文描述: 的AMD - K6 - IIIE部處理器的數(shù)據(jù)資料的AMD - K6 - 2E處理器數(shù)據(jù)手冊
文件頁數(shù): 363/368頁
文件大小: 5669K
代理商: 23542A
第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁第193頁第194頁第195頁第196頁第197頁第198頁第199頁第200頁第201頁第202頁第203頁第204頁第205頁第206頁第207頁第208頁第209頁第210頁第211頁第212頁第213頁第214頁第215頁第216頁第217頁第218頁第219頁第220頁第221頁第222頁第223頁第224頁第225頁第226頁第227頁第228頁第229頁第230頁第231頁第232頁第233頁第234頁第235頁第236頁第237頁第238頁第239頁第240頁第241頁第242頁第243頁第244頁第245頁第246頁第247頁第248頁第249頁第250頁第251頁第252頁第253頁第254頁第255頁第256頁第257頁第258頁第259頁第260頁第261頁第262頁第263頁第264頁第265頁第266頁第267頁第268頁第269頁第270頁第271頁第272頁第273頁第274頁第275頁第276頁第277頁第278頁第279頁第280頁第281頁第282頁第283頁第284頁第285頁第286頁第287頁第288頁第289頁第290頁第291頁第292頁第293頁第294頁第295頁第296頁第297頁第298頁第299頁第300頁第301頁第302頁第303頁第304頁第305頁第306頁第307頁第308頁第309頁第310頁第311頁第312頁第313頁第314頁第315頁第316頁第317頁第318頁第319頁第320頁第321頁第322頁第323頁第324頁第325頁第326頁第327頁第328頁第329頁第330頁第331頁第332頁第333頁第334頁第335頁第336頁第337頁第338頁第339頁第340頁第341頁第342頁第343頁第344頁第345頁第346頁第347頁第348頁第349頁第350頁第351頁第352頁第353頁第354頁第355頁第356頁第357頁第358頁第359頁第360頁第361頁第362頁當(dāng)前第363頁第364頁第365頁第366頁第367頁第368頁
Index
341
23542A/0—September 2000
AMD-K6-2E+ Embedded Processor Data Sheet
Preliminary Information
Operating Ranges . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 285
OPN . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 333
Ordering Information. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 333
Ordering Part Number (OPN) . . . . . . . . . . . . . . . . . . . . . . . 333
Output
delay timings
100-MHz bus operation . . . . . . . . . . . . . . . . . . . . . . . . 298
66-MHz bus operation . . . . . . . . . . . . . . . . . . . . . . . . . 302
leakage current. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 288
pin float conditions (table) . . . . . . . . . . . . . . . . . . . . . . . 141
signal state after RESET (table). . . . . . . . . . . . . . . . . . . 200
P
Package
Socket 7 platform . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 8
specifications. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 331
Super7 platform . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 8
thermal specifications . . . . . . . . . . . . . . . . . . . . . . . . . . . 313
Packed Decimal Data Register . . . . . . . . . . . . . . . . . . . . . . . 34
Page
cache disable. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 124
directory entry (PDE). . . . . . . . . . . . . . . . . . . . . .57
58
,
209
flush/invalidate register (PFIR) . . . . . . . . . . . . . . . . . . . 223
table entry (PTE) . . . . . . . . . . . . . . . . . . . . . . . . 57
,
59
,
209
writethrough . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 126
Paging. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 56
Parity . . . . . . . . . . . . . . . . . . . . . . . . . . . 98
,
100
,
108
,
125
,
158
bit . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 98
,
108
,
125
check . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 98
99
,
108
,
125
error . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 99
,
125
,
174
,
255
flags . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 38
Part Numbers . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 333
PCD Signal. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 124
,
209
,
219
generation (table). . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 210
PCHK# Signal . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 125
PFIR. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 49
50
,
202
,
223
Pins
connection requirements . . . . . . . . . . . . . . . . . . . . . . . . . 293
designations. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 321
329
float conditions (table). . . . . . . . . . . . . . . . . . . . . . . . . . . 141
I/O voltage . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 287
input pin types (table) . . . . . . . . . . . . . . . . . . . . . . . . . . . 140
logic symbol (figure). . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 91
no-connect . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 293
signal descriptions . . . . . . . . . . . . . . . . . . . . . . . . . . . 93
139
Pipeline . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .156
157
,
162
address. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 156
control . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 24
25
data. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 157
register X and Y . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 24
Pipelined . . . . . . . . . . . . . . . .23
,
122
,
157
,
162
163
,
180
,
220
burst reads. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 162
cycles . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 17
,
96
,
107
design. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 22
Platform
Socket 7 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 8
Super7 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 8
Pointer, Instruction. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 31
Power
and grounding . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 291
connections . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 291
consumption and thermal resistance (figure) . . . . . . . . 315
dissipation . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 289
isolation region between planes . . . . . . . . . . . . . . . . . . . 291
management. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .6
management, enhanced . . . . . . . . . . . . . . . . . . . . . . . . . .143
plane capacitance . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .292
sequencing . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .291
PowerNow! Technology. See AMD PowerNow! Technology.
Power-on Configuration and Initialization . . . . . . . . . . . . .199
Precision Real Data Registers . . . . . . . . . . . . . . . . . . . . . . . .34
Predecode Bits. . . . . . . . . . . . . . . . . . . . . . . . . . . . . 16
17
,
208
PREFETCH Instruction . . . . . . . . . . . . . . . . . . . . . . . . . . . . .17
Prefetching. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .17
hardware. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .220
PREFETCH instruction . . . . . . . . . . . . . . . . . . . . . . . . . .220
software . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .220
Processor
absolute ratings . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .287
AMD PowerNow! technology. . . . . . . . . . . . . . . . . . . . .143
block diagram . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .13
bus cycles . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .153
cache organization. . . . . . . . . . . . . . . . . . . . . . . . . . . . 4
,
205
clock control. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .275
configuration . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .199
DC characteristics . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .287
decoders . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .13
electrical data . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .285
features. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .3
heat dissipation path. . . . . . . . . . . . . . . . . . . . . . . . . . . . .316
logic symbol (figure) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .91
low-power devices . . . . . . . . . . . . . . . . . . . . . . 286
,
289
,
334
microarchitecture overview . . . . . . . . . . . . . . . . . . . . . . . .11
multimedia execution unit . . . . . . . . . . . . . . . . . . . . . . . .239
operating ranges . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .285
ordering information. . . . . . . . . . . . . . . . . . . . . . . . . . . . .333
package specifications . . . . . . . . . . . . . . . . . . . . . . . . . . .331
pin connection requirements . . . . . . . . . . . . . . . . . . . . . .293
power-on initialization . . . . . . . . . . . . . . . . . . . . . . . . . . .199
process technology. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .7
scheduler . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .21
signal descriptions. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .93
signal switching characteristics . . . . . . . . . . . . . . . . . . . .295
Socket 7 platform . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .8
software environment . . . . . . . . . . . . . . . . . . . . . . . . . . . . .27
standard-power devices. . . . . . . . . . . . . . . . . . . . . . 286
,
334
state observability register (PSOR). . . . . . . . . . . . . 49
,
202
Super7 platform. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .8
System Management Mode (SMM) . . . . . . . . . . . . . . . . .241
test and debug . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .251
thermal design. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .313
write merge buffer . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .229
Processor State Observability Register (PSOR)
low-power version . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .148
Protected Mode
INIT-Initiated transition . . . . . . . . . . . . . . . . . . . . . . . . . .196
real mode transition . . . . . . . . . . . . . . . . . . . . . . . . . . . . .196
PSOR. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 49
,
148
,
202
PWT Signal. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .126
generation (table) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .210
R
RDMSR Instruction. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .46
RDTSC Instruction . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .46
Read and Write
basic I/O . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .166
misaligned I/O . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .167
Reads, Burst Reads and Pipelined Burst . . . . . . . . . . . . . .162
相關(guān)PDF資料
PDF描述
2355 PAINT ARSL FLAT BLCK 400ML
2358026 ADHESIVE BLACK 453G TUB
236-332 5V EconoReset with Active High Push-Pull Output
236-402 5V EconoReset with Active High Push-Pull Output
236-403 KLEMMLEISTE 3POL 16A LICHTGRAU
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
23542-R 制造商:Thomas & Betts 功能描述:HEAT SHRINK
23543 制造商:Thomas & Betts 功能描述:HEAT SHRINK
23544 制造商:Thomas & Betts 功能描述:HEAT SHRINK
235440 制造商:RCA 功能描述:
23-544-3 制造商:Johnson Components 功能描述:old inventory