參數(shù)資料
型號: XC3S1000
廠商: Xilinx, Inc.
英文描述: Spartan-3 FPGA Family: Complete Data Sheet
中文描述: 的Spartan - 3 FPGA系列:完整的數(shù)據(jù)手冊
文件頁數(shù): 57/198頁
文件大?。?/td> 1605K
代理商: XC3S1000
第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁當(dāng)前第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁第193頁第194頁第195頁第196頁第197頁第198頁
Spartan-3 FPGA Family: DC and Switching Characteristics
10
www.xilinx.com
DS099-3 (v1.5) December 17, 2004
Advance Product Specification
R
Figure 2:
Differential Output Voltages
DS099-3_02_012304
V
OUTN
V
OUTP
GND level
50%
V
OCM
V
OCM
V
OD
V
OL
V
OH
V
OUTP
Internal
Logic
V
OUTN
N
P
= Output common mode voltage =
2
V
OUTP
+ V
OUTN
V
OD
= Output differential voltage =
V
OH
= Output voltage indicating a High logic level
V
OL
= Output voltage indicating a Low logic level
V
OUTP
- V
OUTN
Differential
I/O Pair Pins
Table 11:
DC Characteristics of User I/Os Using Differential Signal Standards
Signal Standard
Device
Revision
V
OD
Typ
(mV)
V
OD
V
OCM
Typ
(V)
V
OCM
Min
(mV)
V
OH
V
OL
Min
(mV)
430
(3)
Max
(mV)
Min
(mV)
Max
(mV)
Min
(V)
Max
(V)
Max
(mV)
Min
(V)
Max
(V)
Min
(V)
Max
(V)
LDT_25
(ULVDS_25)
All
600
670
–15
15
0.495
0.600
0.715
–15
15
0.71
1.05
0.16
0.50
LVDS_25
0
100
-
600
-
-
0.80
-
1.6
-
-
0.85
1.90
0.50
1.55
Future
250
-
450
-
-
1.125
-
-
1.375
-
-
-
1.25
1.60
0.90
1.25
BLVDS_25
All
250
350
450
-
-
1.20
-
-
-
-
-
-
LVDSEXT_25
0
100
-
600
-
-
0.80
-
1.6
-
-
0.85
1.90
0.50
1.55
Future
330
-
700
-
-
1.125
-
1.375
-
-
1.29
1.73
0.77
1.21
LVPECL_25
(6)
All
-
-
-
-
-
-
-
-
-
-
1.35
1.745
0.565
1.005
RSDS_25
0
100
-
600
-
-
0.80
-
1.6
-
-
0.85
1.90
0.50
1.55
Future
100
-
400
-
-
1.1
-
1.4
-
-
1.15
1.60
0.90
1.35
Notes:
1.
2.
3.
4.
The numbers in this table are based on the conditions set forth in
Table 5
and
Table 10
.
V
,
V
, and
V
are differential measurements.
This value must be compatible with the receiver to which the FPGA’s output pair is connected.
Output voltage measurements for all differential standards are made with a termination resistor (R
T
) of 100
across the N and P pins of the differential
signal pair.
At any given time, only one differential standard may be assigned to each bank.
Each LVPECL output-pair requires three external resistors: a 70
resistor in series with each output followed by a 240
shunt resistor. These are in
addition to the external 100
termination resistor at the receiver side. See
Figure 3
.
5.
6.
Figure 3:
External Terminations for LVPECL
240
70
70
100
ds099-3_08_020304
相關(guān)PDF資料
PDF描述
XC3S1000-4CP132C Spartan-3 FPGA Family: Complete Data Sheet
XC3S1000-4CP132I Spartan-3 FPGA Family: Complete Data Sheet
XC3S1000-4CPG132C Spartan-3 FPGA Family: Complete Data Sheet
XC3S1000-4CPG132I Spartan-3 FPGA Family: Complete Data Sheet
XC3S1000-4PQ208C Spartan-3 FPGA Family: Complete Data Sheet
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
XC3S1000-4CP132C 制造商:XILINX 制造商全稱:XILINX 功能描述:Spartan-3 FPGA Family: Complete Data Sheet
XC3S1000-4CP132I 制造商:XILINX 制造商全稱:XILINX 功能描述:Spartan-3 FPGA
XC3S1000-4CPG132C 制造商:XILINX 制造商全稱:XILINX 功能描述:Spartan-3 FPGA Family: Complete Data Sheet
XC3S1000-4CPG132I 制造商:XILINX 制造商全稱:XILINX 功能描述:Spartan-3 FPGA Family: Complete Data Sheet
XC3S1000-4FG1156C 制造商:XILINX 制造商全稱:XILINX 功能描述:Spartan-3 FPGA Family : Complete Data Sheet