參數(shù)資料
型號: S82451KX
廠商: INTEL CORP
元件分類: 微控制器/微處理器
英文描述: SPECIALTY MICROPROCESSOR CIRCUIT, PQFP144
封裝: QFP-144
文件頁數(shù): 108/180頁
文件大小: 1094K
代理商: S82451KX
第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁當(dāng)前第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁
PRELIMINARY
25
A
82454KX/GX (PB)
1.2
Signal State During Reset
Table 6 shows the state of all PB output and bi-directional signals during a hard reset (RESET# asserted).
NOTES:
1. During a power-on reset, A[12:5]# are inputs providing configuration information. For the 82454KX/GX, during a pro-
grammed hard reset (via the Compatibility PB’s TRC register), the Compatibility PB drives these signals and the all other
host bus devices sample these signals.
2. For the 82454GX during a power-on reset, IOGNT# and IOREQ# are inputs used to set the PB configuration mode.
3. For the 82454GX after a power-on reset, RESET# is an output from all PBs until the PBs have read in their PBID from the
IOGNT# and IOREQ# signals. After the PBs receive their PBID, RESET# is an output from the Compatibility PB and an
input to the Auxiliary PBs.
4. During a power-on reset, INIT# is driven inactive. The PB can be programmed (via the TRC Register) to drive this signal low
during a programmed hard reset to invoke CPU Built-In Self Test (BIST).
5. These signals not used in the Auxiliary bridge in 82450GX systems.
6. Tri-state during PWRGD inactive.
Table 6. Signal State During Reset
Signal
State
Signal
State
A[35:3]#
Not Driven1
AD[31:0]
Not Driven
ADS#
Not Driven
AERR#
Not Driven
AP[1:0]
Not Driven
BERR#
Not Driven
BINIT#
Not Driven
BNR#
Not Driven
BPRI#
Not Driven
C/BE[3:0]#
Not Driven
CRESET#
Low5
D[63:0]#
Not Driven
DBSY#
Not Driven
DEFER#
Not Driven
DEP[7:0]#
Not Driven
DEVSEL#
Not Driven
DRDY#
Not Driven
FLUSH#
High5
FRAME#
Not Driven
HIT#
Not Driven
HITM#
Not Driven
IOREQ#
Input2
INIT#
High5
IRDY#
Not Driven
LOCK#
Not Driven
MEMACK#
Not Driven
PAR
Not Driven
PCIRST#
Low
PCLK
Driven6
PERR#
Not Driven
PLOCK
Not Driven
PREQ#
Not Driven
PTRDY#
Not Driven
RESET#
Low3
REQ[4:0]#
Not Driven
RP#
Not Driven
RS[2:0]#
Not Driven
RSP#
Not Driven
SERR#
Not Driven
SMIACT#
High5
STOP#
Not Driven
TDO
Tri-state during TRST#
TRDY#
Not Driven
相關(guān)PDF資料
PDF描述
S83296SA 16-BIT, MROM, 40 MHz, MICROCONTROLLER, PQFP100
SB83296SA 16-BIT, MROM, 40 MHz, MICROCONTROLLER, PQFP100
S83C196MH 16-BIT, MROM, 16 MHz, MICROCONTROLLER, PQFP80
S83C51FB-BB44 8-BIT, MROM, 24 MHz, MICROCONTROLLER, PQFP44
S83C51FC-5B44 8-BIT, MROM, 16 MHz, MICROCONTROLLER, PQFP44
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
S82452KX 制造商:未知廠家 制造商全稱:未知廠家 功能描述:Data Path Controller
S82453KX 制造商:未知廠家 制造商全稱:未知廠家 功能描述:DRAM Controller
S82454KX 制造商:未知廠家 制造商全稱:未知廠家 功能描述:PCI Bus Interface/Controller
S8248P12NF 功能描述:ANTENNA 824-896MHZ 8DBI N FML RoHS:是 類別:RF/IF 和 RFID >> RF 天線 系列:* 標(biāo)準(zhǔn)包裝:1 系列:*
S82510 DIE 制造商:Intel 功能描述: