參數(shù)資料
型號(hào): S5935
廠商: Applied Micro Circuits Corp.
英文描述: PCI 5V Bus Master/Target Device 32-bit
中文描述: 5V的的PCI總線主/目標(biāo)設(shè)備的32位
文件頁數(shù): 100/190頁
文件大小: 748K
代理商: S5935
第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁當(dāng)前第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁
7-92
PCI BUS INTERFACE
S5935
Target Disconnects
There are many situations where a target may dis-
connect. Slow responding targets may disconnect to
permit more efficient (faster) devices to be accessed
while they prepare for the next data phase, or a tar-
get may disconnect if it recognizes that the next data
phase in a burst transfer is out of its address range.
A target disconnects by asserting STOP#, TRDY#,
and DEVSEL# as shown in Figures 10a and 10b.
The initiator in Figure 10a responds to the disconnect
condition by deasserting FRAME# on the following
clock but does not complete the data transfer until
IRDY# is asserted. This situation can only occur
when the S5935 is a target. When the S5935 is an
initiator, IRDY# is always asserted during the data
phase (no initiator wait states). The timing diagram in
Figure 10b applies to the S5935 as either a target
disconnecting or an initiator with its target performing
a disconnect. The S5935 performs a target discon-
nect if a burst access is attempted to the PCI Opera-
tion Registers.
Figure 10b. Target Disconnect Example 2 (IRDY# asserted)
Figure 10a. Target Disconnect Example 1 (IRDY# deasserted)
PCI CLOCK
FRAME #
IRDY#
TRDY#
STOP#
DEVSEL#
1
2
3
DATA
TRANSFERRED
TARGET DISCONNECT
IDENTIFIED
(T)
(T)
(T)
(I)
(I)
(I) = DRIVEN BY INITIATOR
(T) = DRIVEN BY TARGET
PCI CLOCK
FRAME #
IRDY#
TRDY#
STOP#
DEVSEL#
1
2
3
DATA
TRANSFERRED
TARGET DISCONNECT
SIGNALED, DATA TRANSFERRED
(T)
(T)
(T)
(I)
(I)
(I) = DRIVEN BY INITIATOR
(T) = DRIVEN BY TARGET
相關(guān)PDF資料
PDF描述
S5935QF PCI 5V Bus Master/Target Device 32-bit
S5990-01 POSITION SENSITIVE DETECTOR
S5629-01 POSITION SENSITIVE DETECTOR
S5629-02 POSITION SENSITIVE DETECTOR
S5991-01 POSITION SENSITIVE DETECTOR
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
S5935_07 制造商:AMCC 制造商全稱:Applied Micro Circuits Corporation 功能描述:PCI Product
S59355QRC 制造商:AppliedMicro 功能描述:
S5935QF 制造商:AMCC 制造商全稱:Applied Micro Circuits Corporation 功能描述:PCI Product
S5935QRC 制造商:AppliedMicro 功能描述:PCI Master Device 160-Pin PQFP
S5935TF 制造商:AMCC 制造商全稱:Applied Micro Circuits Corporation 功能描述:PCI 5V Bus Master/Target Device 32-bit