參數(shù)資料
型號(hào): MB90P663AP-SH
元件分類: 微控制器/微處理器
英文描述: 16-BIT, OTPROM, 16 MHz, MICROCONTROLLER, PDIP64
封裝: PLASTIC, SHRINK, DIP-64
文件頁(yè)數(shù): 33/284頁(yè)
文件大?。?/td> 2703K
代理商: MB90P663AP-SH
第1頁(yè)第2頁(yè)第3頁(yè)第4頁(yè)第5頁(yè)第6頁(yè)第7頁(yè)第8頁(yè)第9頁(yè)第10頁(yè)第11頁(yè)第12頁(yè)第13頁(yè)第14頁(yè)第15頁(yè)第16頁(yè)第17頁(yè)第18頁(yè)第19頁(yè)第20頁(yè)第21頁(yè)第22頁(yè)第23頁(yè)第24頁(yè)第25頁(yè)第26頁(yè)第27頁(yè)第28頁(yè)第29頁(yè)第30頁(yè)第31頁(yè)第32頁(yè)當(dāng)前第33頁(yè)第34頁(yè)第35頁(yè)第36頁(yè)第37頁(yè)第38頁(yè)第39頁(yè)第40頁(yè)第41頁(yè)第42頁(yè)第43頁(yè)第44頁(yè)第45頁(yè)第46頁(yè)第47頁(yè)第48頁(yè)第49頁(yè)第50頁(yè)第51頁(yè)第52頁(yè)第53頁(yè)第54頁(yè)第55頁(yè)第56頁(yè)第57頁(yè)第58頁(yè)第59頁(yè)第60頁(yè)第61頁(yè)第62頁(yè)第63頁(yè)第64頁(yè)第65頁(yè)第66頁(yè)第67頁(yè)第68頁(yè)第69頁(yè)第70頁(yè)第71頁(yè)第72頁(yè)第73頁(yè)第74頁(yè)第75頁(yè)第76頁(yè)第77頁(yè)第78頁(yè)第79頁(yè)第80頁(yè)第81頁(yè)第82頁(yè)第83頁(yè)第84頁(yè)第85頁(yè)第86頁(yè)第87頁(yè)第88頁(yè)第89頁(yè)第90頁(yè)第91頁(yè)第92頁(yè)第93頁(yè)第94頁(yè)第95頁(yè)第96頁(yè)第97頁(yè)第98頁(yè)第99頁(yè)第100頁(yè)第101頁(yè)第102頁(yè)第103頁(yè)第104頁(yè)第105頁(yè)第106頁(yè)第107頁(yè)第108頁(yè)第109頁(yè)第110頁(yè)第111頁(yè)第112頁(yè)第113頁(yè)第114頁(yè)第115頁(yè)第116頁(yè)第117頁(yè)第118頁(yè)第119頁(yè)第120頁(yè)第121頁(yè)第122頁(yè)第123頁(yè)第124頁(yè)第125頁(yè)第126頁(yè)第127頁(yè)第128頁(yè)第129頁(yè)第130頁(yè)第131頁(yè)第132頁(yè)第133頁(yè)第134頁(yè)第135頁(yè)第136頁(yè)第137頁(yè)第138頁(yè)第139頁(yè)第140頁(yè)第141頁(yè)第142頁(yè)第143頁(yè)第144頁(yè)第145頁(yè)第146頁(yè)第147頁(yè)第148頁(yè)第149頁(yè)第150頁(yè)第151頁(yè)第152頁(yè)第153頁(yè)第154頁(yè)第155頁(yè)第156頁(yè)第157頁(yè)第158頁(yè)第159頁(yè)第160頁(yè)第161頁(yè)第162頁(yè)第163頁(yè)第164頁(yè)第165頁(yè)第166頁(yè)第167頁(yè)第168頁(yè)第169頁(yè)第170頁(yè)第171頁(yè)第172頁(yè)第173頁(yè)第174頁(yè)第175頁(yè)第176頁(yè)第177頁(yè)第178頁(yè)第179頁(yè)第180頁(yè)第181頁(yè)第182頁(yè)第183頁(yè)第184頁(yè)第185頁(yè)第186頁(yè)第187頁(yè)第188頁(yè)第189頁(yè)第190頁(yè)第191頁(yè)第192頁(yè)第193頁(yè)第194頁(yè)第195頁(yè)第196頁(yè)第197頁(yè)第198頁(yè)第199頁(yè)第200頁(yè)第201頁(yè)第202頁(yè)第203頁(yè)第204頁(yè)第205頁(yè)第206頁(yè)第207頁(yè)第208頁(yè)第209頁(yè)第210頁(yè)第211頁(yè)第212頁(yè)第213頁(yè)第214頁(yè)第215頁(yè)第216頁(yè)第217頁(yè)第218頁(yè)第219頁(yè)第220頁(yè)第221頁(yè)第222頁(yè)第223頁(yè)第224頁(yè)第225頁(yè)第226頁(yè)第227頁(yè)第228頁(yè)第229頁(yè)第230頁(yè)第231頁(yè)第232頁(yè)第233頁(yè)第234頁(yè)第235頁(yè)第236頁(yè)第237頁(yè)第238頁(yè)第239頁(yè)第240頁(yè)第241頁(yè)第242頁(yè)第243頁(yè)第244頁(yè)第245頁(yè)第246頁(yè)第247頁(yè)第248頁(yè)第249頁(yè)第250頁(yè)第251頁(yè)第252頁(yè)第253頁(yè)第254頁(yè)第255頁(yè)第256頁(yè)第257頁(yè)第258頁(yè)第259頁(yè)第260頁(yè)第261頁(yè)第262頁(yè)第263頁(yè)第264頁(yè)第265頁(yè)第266頁(yè)第267頁(yè)第268頁(yè)第269頁(yè)第270頁(yè)第271頁(yè)第272頁(yè)第273頁(yè)第274頁(yè)第275頁(yè)第276頁(yè)第277頁(yè)第278頁(yè)第279頁(yè)第280頁(yè)第281頁(yè)第282頁(yè)第283頁(yè)第284頁(yè)
2.5 UART
123
(3) Asynchronous (Start-Stop Synchronized) Mode
a) Transfer Data Format
The UART handles only data in NRZ (non-return to zero) format. Figure 2.5.2 shows the data
format.
Fig. 2.5.2 Transfer Data Format (Modes, 0, 1)
As shown in Figure 2.5.2, transfer data always begins with a start bit (‘L’ level data value), followed
by the transfer data at the designated bit-length, and ends with a stop bit (‘H’ level data value).
When an external clock signal is selected, the clock should be input at all times.
In normal mode (mode 0), data length may be set to 7 bits or 8 bits, however in multi-processor
mode (mode 1) the data length must be 8 bits. Also, no parity bit may be attached in multi-processor
mode. However, an A/D bit must be attached.
b) Receiving Operation
Whenever the RXE bit (bit 9) in the SCR register is set to ‘1’ the UART is receiving.
The appearance of a start bit on the receiving line allows one frame of data to be received according
to the data format determined by the SCR register. When one frame of data has been received, error
flags will be set if the corresonding errors have occurred, and then the RDRF flag (SSR register bit
12) will be set. At this time if the RIE bit (bit 9) in the SSR register is set to ‘1’ a receiving interrupt
will be sent to the CPU. The CPU will check each of the flags in the SSR register and read the SIDR
register if data has been received normally. If any errors have occured, the necessary processing
should be followed.
The RDRF flag is cleared when the SIDR register is read.
c) Sending Operation
Whenever the TDRE flag (bit 11) in the SSR register is set to ‘1’ the UART is writing outgoing data
to the SODR register. If the TXE bit (bit 8) is set to ‘1’ sending is in progress.
The TDRE flag is reset as soon as data placed in the SODR register starts to be transferred to the
sending shift register for transmission. This enables the next unit of outging data to be placed in the
SODR register. At this time if the TIE bit (bit 8) in the SSR register is set to ‘1’ a transmission
interrupt is sent to the CPU, causing outgoing data to be placed into the SODR register.
The TDRE flag is momentarily cleared each time data is placed into the SODR register.
0
1
0
1
0
1
0
1
Start LSB
MSB Stop........(mode 0)
A/D Stop........(mode 1)
SIN,SOT
Transfer data value: 01001101B
相關(guān)PDF資料
PDF描述
MB90673PF 16-BIT, MROM, 16 MHz, MICROCONTROLLER, PQFP80
MB90T673PF 16-BIT, 16 MHz, MICROCONTROLLER, PQFP80
MB90671PFV 16-BIT, MROM, 16 MHz, MICROCONTROLLER, PQFP80
MB90671PF 16-BIT, MROM, 16 MHz, MICROCONTROLLER, PQFP80
MB90P678PF 16-BIT, OTPROM, 16 MHz, MICROCONTROLLER, PQFP100
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
MB90V340A-102CR 制造商:FUJITSU 功能描述:
MB-910 制造商:Circuit Test 功能描述:BREADBOARD WIRING KIT - 350 PCS
MB9100100 制造商:COM/DUO 功能描述:FAN 4-6WKS
MB9100-100 制造商:COM/DUO 功能描述:FAN 4-6WKS
MB91101 制造商:Panasonic Industrial Company 功能描述:IC