vi
6
CardBus Socket Registers (Functions 0 and 1)
6.1
Socket Event Register
6.2
Socket Mask Register
6.3
Socket Present State Register
6.4
Socket Force Event Register
6.5
Socket Control Register
6.6
Socket Power Management Register
PCI Firmware Loading Function Programming Model (Function 2)
7.1
Vendor ID Register
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
7.2
Device ID Register
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
7.3
Command Register
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
7.4
Status Register
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
7.5
Class Code and Revision ID Register
7.6
Cache Line Size Register
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
7.7
Latency Timer Register
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
7.8
Header Type Register
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
7.9
BIST Register
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
7.10
Base Address Register
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
7.11
Subsystem Vendor ID Register
7.12
Subsystem ID Register
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
7.13
Capabilities Pointer Register
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
7.14
Interrupt Line Register
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
7.15
Interrupt Pin Register
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
7.16
Min Grant Register
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
7.17
Max Latency Register
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
7.18
Capability ID Register
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
7.19
Next-Item Pointer Register
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
7.20
Power-Management Capabilities Register
7.21
Power-Management Control/Status Register
7.22
Power-Management Bridge Support Extension Register
7.23
Power-Management Data Register
Electrical Characteristics
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
8.1
Absolute Maximum Ratings Over Operating Temperature Ranges
8.2
Recommended Operating Conditions
8.3
Electrical Characteristics Over Recommended
Operating Conditions
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
8.4
PCI Clock/Reset Timing Requirements Over Recommended Ranges
of Supply Voltage and Operating Free-Air Temperature
8.5
PCI Timing Requirements Over Recommended Ranges of Supply
Voltage and Operating Free-Air Temperature
8.6
Switching Characteristics for PHY-Link Interface
8.7
Parameter Measurement Information
8.8
PCI Bus Parameter Measurement Information
8.9
PC Card Cycle Timing
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
6
–
1
6
–
2
6
–
3
6
–
4
6
–
5
6
–
7
6
–
8
7
–
1
7
–
1
7
–
1
7
–
2
7
–
3
7
–
4
7
–
4
7
–
4
7
–
5
7
–
5
7
–
5
7
–
6
7
–
6
7
–
6
7
–
7
7
–
7
7
–
7
7
–
7
7
–
8
7
–
8
7
–
9
7
–
10
7
–
10
7
–
11
8
–
1
8
–
1
8
–
2
. . . . . . . . . . . . . . . . . . . . . .
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
. . . . . . . . . . . . . . . . . . . . . . . . . . .
7
. . .
. . . . . . . . . . . . . . . . . . . . . . . . . .
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
. . . . . . . . . . . . . . . . . . . . . .
. . . . . . . . . . . . . . . . . . . .
. . . . . . . . . .
. . . . . . . . . . . . . . . . . . . . . . . . . . . .
8
.
. . . . . . . . . . . . . . . . . . . . . . . . . .
8
–
3
8
–
3
. . . . . . . . . . .
8
–
4
8
–
4
8
–
5
8
–
6
8
–
6
. . . . . . . . . . . . . . . . . . . .
. . . . . . . . . . . . . . . . .
. . . . . . . . . . . . . . . . . . . . . . . . . .
. . . . . . . . . . . . . . . . . . .