iv
3.6.5
3.6.6
Power Management Overview
3.7.1
Integrated Low-Dropout Voltage Regulator (LDO-VR)
3.7.2
Clock Run Protocol
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
3.7.3
CardBus PC Card Power Management
3.7.4
16-Bit PC Card Power Management
3.7.5
Suspend Mode
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
3.7.6
Requirements for Suspend Mode
3.7.7
Ring Indicate
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
PC Card Controller Programming Model
4.1
PCI Configuration Registers (Functions 0 and 1)
4.2
Vendor ID Register
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
4.3
Device ID Register
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
4.4
Command Register
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
4.5
Status Register
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
4.6
Revision ID Register
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
4.7
Class Code Register
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
4.8
Cache Line Size Register
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
4.9
Latency Timer Register
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
4.10
Header Type Register
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
4.11
BIST Register
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
4.12
CardBus Socket Registers/ExCA Base Address Register
4.13
Capability Pointer Register
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
4.14
Secondary Status Register
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
4.15
PCI Bus Number Register
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
4.16
CardBus Bus Number Register
4.17
Subordinate Bus Number Register
4.18
CardBus Latency Timer Register
4.19
CardBus Memory Base Registers 0, 1
4.20
CardBus Memory Limit Registers 0, 1
4.21
CardBus I/O Base Registers 0, 1
4.22
CardBus I/O Limit Registers 0, 1
4.23
Interrupt Line Register
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
4.24
Interrupt Pin Register
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
4.25
Bridge Control Register
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
4.26
Subsystem Vendor ID Register
4.27
Subsystem ID Register
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
4.28
PC Card 16-Bit I/F Legacy-Mode Base-Address Register
4.29
Subsystem Vendor ID Register (Firmware Loader Function)
4.30
Subsystem ID Register (Firmware Loader Function)
4.31
System Control Register
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
4.32
MC_CD_Debounce Register
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
4.33
General Control Register
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
Using Serialized IRQSER Interrupts
SMI Support in the PCI1620
3
–
20
3
–
20
3
–
19
3
–
20
3
–
21
3
–
21
3
–
21
3
–
21
3
–
22
3
–
22
4
–
1
4
–
1
4
–
2
4
–
2
4
–
3
4
–
4
4
–
5
4
–
5
4
–
5
4
–
6
4
–
6
4
–
6
4
–
7
4
–
7
4
–
8
4
–
9
4
–
9
4
–
9
4
–
10
4
–
10
4
–
11
4
–
11
4
–
12
4
–
12
4
–
13
4
–
14
4
–
15
4
–
15
4
–
16
4
–
16
4
–
17
4
–
18
4
–
20
4
–
21
. . . . . . . . . . . . . . . . . . .
. . . . . . . . . . . . . . . . . . . . . . . . . .
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
3.7
. . . .
. . . . . . . . . . . . . . . .
. . . . . . . . . . . . . . . . . . .
. . . . . . . . . . . . . . . . . . . . .
4
. . . . . . . . . . . . . . . . . . . . . . . . . . . .
. . . . . . . . . . . . . . . . .
. . . . . . . . .
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
. . . . . . . . . . . . . . . . . . . . . . . . . . . . .
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
. . . . . . . . . . . . . . . . . . . . . . . . . .
. . . . . . . . . . . . . . . . . . . . . . . . . .
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
. . . . . . . . .
. . . . . . .
. . . . . . . . . . . . .