參數(shù)資料
型號(hào): LPC47U33x
廠(chǎng)商: SMSC Corporation
英文描述: 100 Pin Enhanced Super I/O for LPC Bus with Consumer Features and SMBus Controller
中文描述: 100引腳增強(qiáng)的超級(jí)I / LPC總線(xiàn)為O與消費(fèi)特點(diǎn)和SMBus控制器
文件頁(yè)數(shù): 61/252頁(yè)
文件大?。?/td> 1000K
代理商: LPC47U33X
第1頁(yè)第2頁(yè)第3頁(yè)第4頁(yè)第5頁(yè)第6頁(yè)第7頁(yè)第8頁(yè)第9頁(yè)第10頁(yè)第11頁(yè)第12頁(yè)第13頁(yè)第14頁(yè)第15頁(yè)第16頁(yè)第17頁(yè)第18頁(yè)第19頁(yè)第20頁(yè)第21頁(yè)第22頁(yè)第23頁(yè)第24頁(yè)第25頁(yè)第26頁(yè)第27頁(yè)第28頁(yè)第29頁(yè)第30頁(yè)第31頁(yè)第32頁(yè)第33頁(yè)第34頁(yè)第35頁(yè)第36頁(yè)第37頁(yè)第38頁(yè)第39頁(yè)第40頁(yè)第41頁(yè)第42頁(yè)第43頁(yè)第44頁(yè)第45頁(yè)第46頁(yè)第47頁(yè)第48頁(yè)第49頁(yè)第50頁(yè)第51頁(yè)第52頁(yè)第53頁(yè)第54頁(yè)第55頁(yè)第56頁(yè)第57頁(yè)第58頁(yè)第59頁(yè)第60頁(yè)當(dāng)前第61頁(yè)第62頁(yè)第63頁(yè)第64頁(yè)第65頁(yè)第66頁(yè)第67頁(yè)第68頁(yè)第69頁(yè)第70頁(yè)第71頁(yè)第72頁(yè)第73頁(yè)第74頁(yè)第75頁(yè)第76頁(yè)第77頁(yè)第78頁(yè)第79頁(yè)第80頁(yè)第81頁(yè)第82頁(yè)第83頁(yè)第84頁(yè)第85頁(yè)第86頁(yè)第87頁(yè)第88頁(yè)第89頁(yè)第90頁(yè)第91頁(yè)第92頁(yè)第93頁(yè)第94頁(yè)第95頁(yè)第96頁(yè)第97頁(yè)第98頁(yè)第99頁(yè)第100頁(yè)第101頁(yè)第102頁(yè)第103頁(yè)第104頁(yè)第105頁(yè)第106頁(yè)第107頁(yè)第108頁(yè)第109頁(yè)第110頁(yè)第111頁(yè)第112頁(yè)第113頁(yè)第114頁(yè)第115頁(yè)第116頁(yè)第117頁(yè)第118頁(yè)第119頁(yè)第120頁(yè)第121頁(yè)第122頁(yè)第123頁(yè)第124頁(yè)第125頁(yè)第126頁(yè)第127頁(yè)第128頁(yè)第129頁(yè)第130頁(yè)第131頁(yè)第132頁(yè)第133頁(yè)第134頁(yè)第135頁(yè)第136頁(yè)第137頁(yè)第138頁(yè)第139頁(yè)第140頁(yè)第141頁(yè)第142頁(yè)第143頁(yè)第144頁(yè)第145頁(yè)第146頁(yè)第147頁(yè)第148頁(yè)第149頁(yè)第150頁(yè)第151頁(yè)第152頁(yè)第153頁(yè)第154頁(yè)第155頁(yè)第156頁(yè)第157頁(yè)第158頁(yè)第159頁(yè)第160頁(yè)第161頁(yè)第162頁(yè)第163頁(yè)第164頁(yè)第165頁(yè)第166頁(yè)第167頁(yè)第168頁(yè)第169頁(yè)第170頁(yè)第171頁(yè)第172頁(yè)第173頁(yè)第174頁(yè)第175頁(yè)第176頁(yè)第177頁(yè)第178頁(yè)第179頁(yè)第180頁(yè)第181頁(yè)第182頁(yè)第183頁(yè)第184頁(yè)第185頁(yè)第186頁(yè)第187頁(yè)第188頁(yè)第189頁(yè)第190頁(yè)第191頁(yè)第192頁(yè)第193頁(yè)第194頁(yè)第195頁(yè)第196頁(yè)第197頁(yè)第198頁(yè)第199頁(yè)第200頁(yè)第201頁(yè)第202頁(yè)第203頁(yè)第204頁(yè)第205頁(yè)第206頁(yè)第207頁(yè)第208頁(yè)第209頁(yè)第210頁(yè)第211頁(yè)第212頁(yè)第213頁(yè)第214頁(yè)第215頁(yè)第216頁(yè)第217頁(yè)第218頁(yè)第219頁(yè)第220頁(yè)第221頁(yè)第222頁(yè)第223頁(yè)第224頁(yè)第225頁(yè)第226頁(yè)第227頁(yè)第228頁(yè)第229頁(yè)第230頁(yè)第231頁(yè)第232頁(yè)第233頁(yè)第234頁(yè)第235頁(yè)第236頁(yè)第237頁(yè)第238頁(yè)第239頁(yè)第240頁(yè)第241頁(yè)第242頁(yè)第243頁(yè)第244頁(yè)第245頁(yè)第246頁(yè)第247頁(yè)第248頁(yè)第249頁(yè)第250頁(yè)第251頁(yè)第252頁(yè)
61
Read A Track
This command is similar to the Read Data
command except that the entire data field is
read continuously from each of the sectors of a
track. Immediately after encountering a pulse
on the nINDEX pin, the FDC starts to read all
data fields on the track as continuous blocks of
data without regard to logical sector numbers. If
the FDC finds an error in the ID or DATA CRC
check bytes, it continues to read data from the
track and sets the appropriate error bits at the
end of the command. The FDC compares the
ID information read from each sector with the
specified value in the command and sets the ND
flag of Status Register 1 to a “1” if there no
comparison. Multi-track or skip operations are
not allowed with this command. The MT and SK
bits (bits D7 and D5 of the first command byte
respectively) should always be set to "0".
This command terminates when the EOT
specified number of sectors has not been read.
If the FDC does not find an ID Address Mark on
the diskette after the second occurrence of a
pulse on the nINDEX pin, then it sets the IC
code in Status Register 0 to "01" (abnormal
termination), sets the MA bit in Status Register
1 to "1", and terminates the command.
Table 27 - Result Phase
FINAL SECTOR
TRANSFERRED TO
HOST
Less than EOT
Equal to EOT
Less than EOT
Equal to EOT
Less than EOT
Equal to EOT
Less than EOT
Equal to EOT
MT
HEAD
ID INFORMATION AT RESULT PHASE
C
H
NC
NC
C + 1
NC
NC
NC
C + 1
NC
NC
NC
NC
LSB
NC
NC
C + 1
LSB
R
N
NC
NC
NC
NC
NC
NC
NC
NC
0
0
R + 1
01
R + 1
01
R + 1
01
R + 1
01
1
1
0
1
NC: No Change, the same value as the one at the beginning of command execution.
LSB: Least Significant Bit, the LSB of H is complemented.
Write Data
After the Write Data command has been issued,
the FDC loads the head (if it is in the unloaded
state), waits the specified head load time if
unloaded (defined in the Specify command),
and begins reading ID fields. When the sector
address read from the diskette matches the
sector address specified in the command, the
FDC reads the data from the host via the FIFO
and writes it to the sector's data field.
After writing data into the current sector, the
FDC computes the CRC value and writes it into
the CRC field at the end of the sector transfer.
The Sector Number stored in "R" is incremented
by one, and the FDC continues writing to the
next data field. The FDC continues this "Multi-
Sector Write Operation". Upon receipt of a
terminal count signal or if a FIFO over/under run
occurs while a data field is being written, then
the remainder of the data field is filled with
zeros. The FDC reads the ID field of each
sector and checks the CRC bytes. If it detects a
CRC error in one of the ID fields, it sets the IC
code in Status Register 0 to "01" (abnormal
termination), sets the DE bit of Status Register 1
to "1", and terminates the Write Data command.
相關(guān)PDF資料
PDF描述
LPC870-FJ Mini SIDELED
LPC870-G Mini SIDELED
LPC870-GK Mini SIDELED
LPC870-H Mini SIDELED
LPD-80A PHOTODARLINGTON
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
LPC5020 制造商:ABCO 制造商全稱(chēng):ABCO 功能描述:Shape & Dimensions / Recommended Solder Land Pattern
LPC54101J256BD64QL 功能描述:ARM? Cortex?-M4 LPC54100 Microcontroller IC 32-Bit 100MHz 256KB (256K x 8) FLASH 64-LQFP (10x10) 制造商:nxp semiconductors 系列:LPC54100 包裝:托盤(pán) 零件狀態(tài):有效 核心處理器:ARM? Cortex?-M4 核心尺寸:32-位 速度:100MHz 連接性:I2C,SPI,UART/USART 外設(shè):欠壓檢測(cè)/復(fù)位,POR,PWM,WDT I/O 數(shù):50 程序存儲(chǔ)容量:256KB(256K x 8) 程序存儲(chǔ)器類(lèi)型:閃存 EEPROM 容量:- RAM 容量:104K x 8 電壓 - 電源(Vcc/Vdd):1.62 V ~ 3.6 V 數(shù)據(jù)轉(zhuǎn)換器:A/D 12x12b 振蕩器類(lèi)型:內(nèi)部 工作溫度:-40°C ~ 105°C(TA) 封裝/外殼:64-LQFP 供應(yīng)商器件封裝:64-LQFP(10x10) 標(biāo)準(zhǔn)包裝:160
LPC54101J256UK49Z 功能描述:ARM? Cortex?-M4 LPC54100 Microcontroller IC 32-Bit 100MHz 256KB (256K x 8) FLASH 49-WLCSP (3.29x3.29) 制造商:nxp semiconductors 系列:LPC54100 包裝:剪切帶(CT) 零件狀態(tài):有效 核心處理器:ARM? Cortex?-M4 核心尺寸:32-位 速度:100MHz 連接性:I2C,SPI,UART/USART 外設(shè):欠壓檢測(cè)/復(fù)位,POR,PWM,WDT I/O 數(shù):39 程序存儲(chǔ)容量:256KB(256K x 8) 程序存儲(chǔ)器類(lèi)型:閃存 EEPROM 容量:- RAM 容量:104K x 8 電壓 - 電源(Vcc/Vdd):1.62 V ~ 3.6 V 數(shù)據(jù)轉(zhuǎn)換器:A/D 12x12b 振蕩器類(lèi)型:內(nèi)部 工作溫度:-40°C ~ 105°C(TA) 封裝/外殼:49-UFBGA,WLCSP 供應(yīng)商器件封裝:49-WLCSP(3.29x3.29) 標(biāo)準(zhǔn)包裝:1
LPC54101J512BD64QL 功能描述:ARM? Cortex?-M4 LPC54100 Microcontroller IC 32-Bit 100MHz 512KB (512K x 8) FLASH 64-LQFP (10x10) 制造商:nxp semiconductors 系列:LPC54100 包裝:托盤(pán) 零件狀態(tài):有效 核心處理器:ARM? Cortex?-M4 核心尺寸:32-位 速度:100MHz 連接性:I2C,SPI,UART/USART 外設(shè):欠壓檢測(cè)/復(fù)位,POR,PWM,WDT I/O 數(shù):50 程序存儲(chǔ)容量:512KB(512K x 8) 程序存儲(chǔ)器類(lèi)型:閃存 EEPROM 容量:- RAM 容量:104K x 8 電壓 - 電源(Vcc/Vdd):1.62 V ~ 3.6 V 數(shù)據(jù)轉(zhuǎn)換器:A/D 12x12b 振蕩器類(lèi)型:內(nèi)部 工作溫度:-40°C ~ 105°C(TA) 封裝/外殼:64-LQFP 供應(yīng)商器件封裝:64-LQFP(10x10) 標(biāo)準(zhǔn)包裝:160
LPC54101J512UK49Z 功能描述:ARM? Cortex?-M4 LPC54100 Microcontroller IC 32-Bit 100MHz 512KB (512K x 8) FLASH 49-WLCSP (3.29x3.29) 制造商:nxp semiconductors 系列:LPC54100 包裝:剪切帶(CT) 零件狀態(tài):有效 核心處理器:ARM? Cortex?-M4 核心尺寸:32-位 速度:100MHz 連接性:I2C,SPI,UART/USART 外設(shè):欠壓檢測(cè)/復(fù)位,POR,PWM,WDT I/O 數(shù):39 程序存儲(chǔ)容量:512KB(512K x 8) 程序存儲(chǔ)器類(lèi)型:閃存 EEPROM 容量:- RAM 容量:104K x 8 電壓 - 電源(Vcc/Vdd):1.62 V ~ 3.6 V 數(shù)據(jù)轉(zhuǎn)換器:A/D 12x12b 振蕩器類(lèi)型:內(nèi)部 工作溫度:-40°C ~ 105°C(TA) 封裝/外殼:49-UFBGA,WLCSP 供應(yīng)商器件封裝:49-WLCSP(3.29x3.29) 標(biāo)準(zhǔn)包裝:1