參數(shù)資料
型號: FW82371
廠商: Intel Corp.
英文描述: PCI-TO-ISA / IDE XCELERATOR PIIX4
中文描述: PCI到的ISA / IDE的XCELERATOR PIIX4
文件頁數(shù): 107/284頁
文件大?。?/td> 1042K
代理商: FW82371
第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁當前第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁第193頁第194頁第195頁第196頁第197頁第198頁第199頁第200頁第201頁第202頁第203頁第204頁第205頁第206頁第207頁第208頁第209頁第210頁第211頁第212頁第213頁第214頁第215頁第216頁第217頁第218頁第219頁第220頁第221頁第222頁第223頁第224頁第225頁第226頁第227頁第228頁第229頁第230頁第231頁第232頁第233頁第234頁第235頁第236頁第237頁第238頁第239頁第240頁第241頁第242頁第243頁第244頁第245頁第246頁第247頁第248頁第249頁第250頁第251頁第252頁第253頁第254頁第255頁第256頁第257頁第258頁第259頁第260頁第261頁第262頁第263頁第264頁第265頁第266頁第267頁第268頁第269頁第270頁第271頁第272頁第273頁第274頁第275頁第276頁第277頁第278頁第279頁第280頁第281頁第282頁第283頁第284頁
E
6.1.12.
82371AB (PIIX4)
107
4/9/97 2:23 PM PIIX4aDS
INTEL CONFIDENTIAL
(until publication date)
PRELIMINARY
LEGSUP—LEGACY SUPPORT REGISTER (FUNCTION 2)
PCI Address Offset:
Default:
Attribute:
C0
C1h
2000h
Read/Write Clear
This register provides control and status capability for the legacy keyboard and mouse functions.
Bit
Description
15
End Of A20GATE Pass-Through Status (A20PTS)—R/WC.
This bit is set to 1 to indicate that the
A20GATE pass-through sequence has ended.
Software must use the enable bits to determine the
exact cause of an SMI#.
Software clears this bit by writing a 1 to it.
14
Reserved.
13
USB PIRQ Enable (USBPIRQDEN)—R/W.
1 (default)=USB interrupt is routed to PIRQD. 0=USB
interrupt does not route to PIRQD. This bit prevents the USB controller from generating an interrupt.
Note that it will probably be configured to generate an SMI using bit 4 of this register.
Default to 1 for
compatibility with older USB software.
12
USB IRQ Status (USBIRQS)—RO.
This bit is set to 1 to indicate that the USB IRQ is active.
Software must use the enable bits to determine the exact cause of an SMI#.
Writing a 1 to this bit will
have no effect.
Software must clear the IRQ via the USB controller.
11
Trap By 64h Write Status (TBY64W)—R/WC.
This bit is set to 1 to indicate that a write to port 64h
occurred. Software must use the enable bits to determine the exact cause of an SMI#. Software
clears this bit by writing a 1 to it.
10
Trap By 64h Read Status (TBY64R)—R/WC.
This bit is set to 1 to indicate that a read to port 64h
occurred. Software must use the enable bits to determine the exact cause of an SMI#. Software
clears this bit by writing a 1 to it.
9
Trap By 60h Write Status (TBY60W)—R/WC.
This bit is set to 1 to indicate that a
write to port 60h
occurred. Software must use the enable bits to determine the exact cause of an SMI#.
Software
clears this bit by writing a 1 to it.
8
Trap By 60h Read Status (TBY60R)—R/WC.
This bit is set to 1 to indicate that a read to port 60h
occurred. Software must use the enable bits to determine the exact cause of an SMI#. Software
clears this bit by writing a 1 to it.
7
SMI At End Of Pass-Through Enable (SMIEPTE)—R/W.
1=Enable the generation of an SMI when
the A20GATE pass-through sequence has ended. 0 (default)=Disable. This may be required if an
SMI is generated by a USB interrupt in the middle of an A20GATE pass-through sequence and
needs to be serviced later.
6
Pass-Through Status (PSS)—RO.
1=A20GATE pass-through sequence is currently in progress. 0
(default)=Not currently executing the A20GATE pass-through sequence. This bit indicates that the
host controller is executing the A20GATE pass-through sequence. If software needs to reset this bit,
it should set bit 5 to 0 causing the host controller to immediately end the A20GATE
pass-through sequence.
相關PDF資料
PDF描述
FW82801E Intel 82801E Communications I/O Controller Hub (C-ICH)
FWB150 1.5 AMP FAST RECOVERY BRIDGE RECTIFIERS
FWB151 1.5 AMP FAST RECOVERY BRIDGE RECTIFIERS
FWB1510 1.5 AMP FAST RECOVERY BRIDGE RECTIFIERS
FWB152 1.5 AMP FAST RECOVERY BRIDGE RECTIFIERS
相關代理商/技術參數(shù)
參數(shù)描述
FW82371EB 制造商:Intel 功能描述:IC INTEL 82371EB 352BGA 制造商:Rochester Electronics LLC 功能描述:
FW82371EB S L37M 制造商:Intel 功能描述:Embedded Processor 352-Pin BGA
FW82371EB SL37M 制造商:Intel 功能描述:
FW82371MB 制造商:Rochester Electronics LLC 功能描述:PCI-ISA BRIDGE, T&R, SPEC SL3CG - Bulk
FW82439HX 制造商:Intel 功能描述: