參數(shù)資料
型號(hào): FUSION878A
廠商: CONEXANT SYSTEMS
元件分類: 顏色信號(hào)轉(zhuǎn)換
英文描述: COLOR SIGNAL DECODER, PQFP128
封裝: PLASTIC, QFP-128
文件頁數(shù): 36/180頁
文件大?。?/td> 2067K
代理商: FUSION878A
第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁當(dāng)前第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁
5.0 Control Register Definitions-Function 0
Fusion 878A
5.3 Local Registers (Memory Mapped)
PCI Video Decoder
5-12
Conexant
100600B
Horizontal Delay Register, Lower Byte
0x018—Even Field (E_DELAY_LO)
0x098—Odd Field (O_DELAY_LO)
Upon reset this register is initialized to 0x78. HDELAY_LO(0) is the LSB. This 8-bit register is the lower byte
of the 10-bit HDELAY register. The 2 MSBs of HDELAY are contained in the CROP register. HDELAY
defines the number of scaled pixels between the falling edge of HRESET and the start of active video.
Horizontal Active Register, Lower Byte
0x01C—Even Field (E_HACTIVE_LO)
0x09C—Odd Field (O_HACTIVE_LO)
Upon reset it is initialized to 0x80. HACTIVE_LO(0) is the LSB. HACTIVE defines the number of horizontal
active pixels per line output by the Fusion 878A. This 8-bit register is the lower byte of the 10-bit HACTIVE
register. The two MSBs of HACTIVE are contained in the CROP register.
Horizontal Scaling Register, Upper Byte
0x020—Even Field (E_HSCALE_HI)
0x0A0—Odd Field (O_HSCALE_HI)
Upon reset this register is initialized to 0x02. This 8-bit register is the upper byte of the 16-bit HSCALE register.
Horizontal Scaling Register, Lower Byte
0x024—Even Field (E_HSCALE_LO)
0x0A4—Odd Field (O_HSCALE_LO)
Upon reset this register is initialized to 0xAC. This 8-bit register is the lower byte of the 16-bit HSCALE
register.
Bits
Type
Default
Name
Description
[7:0]
RW
0x78
HDELAY_LO
The LSByte of the horizontal delay register. HACTIVE pixels will be
output by the chip starting at the fall of HRESET.
Bits
Type
Default
Name
Description
[7:0]
RW
0x80
HACTIVE_LO
The LSByte of the horizontal active register.
Bits
Type
Default
Name
Description
[7:0]
RW
0x02
HSCALE_HI
The MSByte of the horizontal scaling ratio.
Bits
Type
Default
Name
Description
[7:0]
RW
0xAC
HSCALE_LO
The LSByte of the horizontal scaling ratio.
相關(guān)PDF資料
PDF描述
FVXO-HC53BR-FREQ VCXO, CLOCK, 0.75 MHz - 250 MHz, HCMOS OUTPUT
FVXO-HC72BR-FREQ VCXO, CLOCK, 0.75 MHz - 180 MHz, HCMOS OUTPUT
FVXO-HC73B-FREQ VCXO, CLOCK, 0.75 MHz - 250 MHz, HCMOS OUTPUT
FVXO-LC52BR-FREQ VCXO, CLOCK, 0.75 MHz - 1000 MHz, LVDS OUTPUT
FVXO-LC72BR-FREQ VCXO, CLOCK, 0.75 MHz - 1000 MHz, LVDS OUTPUT
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
FUSZ03 制造商:Honeywell Sensing and Control 功能描述:
FUTURE 1AA PLUS 制造商:Ansmann 功能描述: 制造商:ANSMANN AG 功能描述:
FUTURE 2AA PLUS 制造商:Ansmann 功能描述: 制造商:ANSMANN AG 功能描述:
FUTURE 2C PLUS 制造商:Ansmann 功能描述: 制造商:ANSMANN AG 功能描述:
FUTURE 3D PLUS 制造商:Ansmann 功能描述: 制造商:ANSMANN AG 功能描述: