參數(shù)資料
型號: FUSION878A
廠商: CONEXANT SYSTEMS
元件分類: 顏色信號轉(zhuǎn)換
英文描述: COLOR SIGNAL DECODER, PQFP128
封裝: PLASTIC, QFP-128
文件頁數(shù): 17/180頁
文件大?。?/td> 2067K
代理商: FUSION878A
第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁當(dāng)前第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁
Fusion 878A
3.0 Electrical Interfaces
PCI Video Decoder
3.7 JTAG Interface
100600B
Conexant
3-29
3.7 JTAG Interface
3.7.1 Need for Functional Verification
As the complexity of imaging chips increases, the need to easily access individual
chips for functional verification is becoming vital. The Fusion 878A has
incorporated special circuitry that allows it to be accessed in full compliance with
standards set by the Joint Test Action Group (JTAG). Conforming to IEEE Std
P1149.1 “Standard Test Access Port and Boundary Scan Architecture,” the Fusion
878A has dedicated pins that are used for testability purposes only.
3.7.2 JTAG Approach to Testability
JTAG’s approach to testability uses boundary scan cells placed at each digital pin
and digital interface. In the Fusion 878A, a digital interface is the boundary
between an analog block and a digital block. All cells are interconnected into a
boundary scan register that applies or captures test data used for functional
verification of the integrated circuit. JTAG is particularly useful for board testers
using functional testing methods.
JTAG consists of five dedicated pins comprising the Test Access Port (TAP):
Test Mode Select (TMS)
Test Clock (TCK)
Test Data Input (TDI)
Test Data Out (TDO)
Test Reset (TRST)
The TRST pin will reset the JTAG controller when pulled low at any time.
Verification of the integrated circuit and its connection to other modules on the
printed circuit board can be achieved through these five TAP pins.
With boundary scan cells at each digital interface and pin, the Fusion 878A
has the capability to apply and capture the respective logic levels. Since all of the
digital pins are interconnected as a long shift register, the TAP logic has access
and control of all the necessary pins to verify functionality. The TAP controller
can shift in any number of test vectors through the TDI input and apply them to
the internal circuitry. The output result is scanned out on the TDO pin and
externally checked. While isolating the Fusion 878A from other components on
the board, the user has easy access to all digital pins and digital interfaces through
the TAP and can perform complete functionality tests without using expensive
bed-of-nails testers.
相關(guān)PDF資料
PDF描述
FVXO-HC53BR-FREQ VCXO, CLOCK, 0.75 MHz - 250 MHz, HCMOS OUTPUT
FVXO-HC72BR-FREQ VCXO, CLOCK, 0.75 MHz - 180 MHz, HCMOS OUTPUT
FVXO-HC73B-FREQ VCXO, CLOCK, 0.75 MHz - 250 MHz, HCMOS OUTPUT
FVXO-LC52BR-FREQ VCXO, CLOCK, 0.75 MHz - 1000 MHz, LVDS OUTPUT
FVXO-LC72BR-FREQ VCXO, CLOCK, 0.75 MHz - 1000 MHz, LVDS OUTPUT
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
FUSZ03 制造商:Honeywell Sensing and Control 功能描述:
FUTURE 1AA PLUS 制造商:Ansmann 功能描述: 制造商:ANSMANN AG 功能描述:
FUTURE 2AA PLUS 制造商:Ansmann 功能描述: 制造商:ANSMANN AG 功能描述:
FUTURE 2C PLUS 制造商:Ansmann 功能描述: 制造商:ANSMANN AG 功能描述:
FUTURE 3D PLUS 制造商:Ansmann 功能描述: 制造商:ANSMANN AG 功能描述: