參數(shù)資料
型號(hào): FUSION878A
廠商: CONEXANT SYSTEMS
元件分類: 顏色信號(hào)轉(zhuǎn)換
英文描述: COLOR SIGNAL DECODER, PQFP128
封裝: PLASTIC, QFP-128
文件頁數(shù): 139/180頁
文件大?。?/td> 2067K
代理商: FUSION878A
第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁當(dāng)前第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁
Fusion 878A
2.0 Functional Description
PCI Video Decoder
2.12 DMA Controller
100600B
Conexant
2-37
2.12.1 Target Memory
The Fusion 878A’s FIFO DWORDs are perfectly aligned to the PCI bus: i.e., bit 0
of the FIFO DWORDs lines up with bit AD[0] on the PCI bus. Thus, video scan
line data is aligned to target memory locations, and data path combinational logic
between the FIFO and the PCI bus is not required.
The target memory for a given scan line of data is assumed to be linear,
incrementing, and contiguous. For a 1024-pixel scan line, a maximum of 4 kB of
contiguous physical memory is required. Each scan line can be stored anywhere
in the 32-bit address space. A scan line can be broken into segments with each
segment sent to a different target area. An image buffer can be allocated to line
fragments anywhere in the physical memory, because the line sequence is
arbitrary.
2.12.2 RISC Program Setup and Synchronization
There are two independent sets of RISC instructions in the host memory: one for
the odd field and the other for the even field. The first field begins with a
synchronization instruction (See SYNC in Table 2-10) indicating packed or
planar data from the FIFO (STATUS[3:0] = FM1 or FM3). The first field ends
with a SYNC instruction indicating an even or an odd field to follow
(STATUS[3:0] = VRE or VRO). The second field begins with a SYNC
instruction and ends with a SYNC instruction followed by a JUMP instruction
back to the first field. The SYNC instructions allow the synchronization of the
FIFO output and the RISC program start/end points.
Figure 2-21. Audio/Video RISC Block Diagram
From
FIFO
RISC
Instruction
Buffer
DMA
Address
and
Byte Counter
FIFO Data
Buffer
RISC
Program
Counter
Address/Data
Decoder
RISC
Decoder
PCI
Initiator
Control Signals
Op
Code
To PCI Bus
Interface
Pixel Data [31:0]
RISC
Instructions
FIFO Read
Signals
FIFO Status
Bits
Number of
bytes
available
in FIFO
FIFO
Output [31:0]
DMA Controller
Address
RISC Program
Start Address
879A_026
相關(guān)PDF資料
PDF描述
FVXO-HC53BR-FREQ VCXO, CLOCK, 0.75 MHz - 250 MHz, HCMOS OUTPUT
FVXO-HC72BR-FREQ VCXO, CLOCK, 0.75 MHz - 180 MHz, HCMOS OUTPUT
FVXO-HC73B-FREQ VCXO, CLOCK, 0.75 MHz - 250 MHz, HCMOS OUTPUT
FVXO-LC52BR-FREQ VCXO, CLOCK, 0.75 MHz - 1000 MHz, LVDS OUTPUT
FVXO-LC72BR-FREQ VCXO, CLOCK, 0.75 MHz - 1000 MHz, LVDS OUTPUT
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
FUSZ03 制造商:Honeywell Sensing and Control 功能描述:
FUTURE 1AA PLUS 制造商:Ansmann 功能描述: 制造商:ANSMANN AG 功能描述:
FUTURE 2AA PLUS 制造商:Ansmann 功能描述: 制造商:ANSMANN AG 功能描述:
FUTURE 2C PLUS 制造商:Ansmann 功能描述: 制造商:ANSMANN AG 功能描述:
FUTURE 3D PLUS 制造商:Ansmann 功能描述: 制造商:ANSMANN AG 功能描述: