參數(shù)資料
型號(hào): AMDK86
英文描述: AMD K86 - AMD K86 Family BIOS and Software Tools Developers Guide
中文描述: AMD的K86 - AMD的K86系列BIOS和軟件工具開發(fā)人員指南
文件頁(yè)數(shù): 61/144頁(yè)
文件大小: 2179K
代理商: AMDK86
第1頁(yè)第2頁(yè)第3頁(yè)第4頁(yè)第5頁(yè)第6頁(yè)第7頁(yè)第8頁(yè)第9頁(yè)第10頁(yè)第11頁(yè)第12頁(yè)第13頁(yè)第14頁(yè)第15頁(yè)第16頁(yè)第17頁(yè)第18頁(yè)第19頁(yè)第20頁(yè)第21頁(yè)第22頁(yè)第23頁(yè)第24頁(yè)第25頁(yè)第26頁(yè)第27頁(yè)第28頁(yè)第29頁(yè)第30頁(yè)第31頁(yè)第32頁(yè)第33頁(yè)第34頁(yè)第35頁(yè)第36頁(yè)第37頁(yè)第38頁(yè)第39頁(yè)第40頁(yè)第41頁(yè)第42頁(yè)第43頁(yè)第44頁(yè)第45頁(yè)第46頁(yè)第47頁(yè)第48頁(yè)第49頁(yè)第50頁(yè)第51頁(yè)第52頁(yè)第53頁(yè)第54頁(yè)第55頁(yè)第56頁(yè)第57頁(yè)第58頁(yè)第59頁(yè)第60頁(yè)當(dāng)前第61頁(yè)第62頁(yè)第63頁(yè)第64頁(yè)第65頁(yè)第66頁(yè)第67頁(yè)第68頁(yè)第69頁(yè)第70頁(yè)第71頁(yè)第72頁(yè)第73頁(yè)第74頁(yè)第75頁(yè)第76頁(yè)第77頁(yè)第78頁(yè)第79頁(yè)第80頁(yè)第81頁(yè)第82頁(yè)第83頁(yè)第84頁(yè)第85頁(yè)第86頁(yè)第87頁(yè)第88頁(yè)第89頁(yè)第90頁(yè)第91頁(yè)第92頁(yè)第93頁(yè)第94頁(yè)第95頁(yè)第96頁(yè)第97頁(yè)第98頁(yè)第99頁(yè)第100頁(yè)第101頁(yè)第102頁(yè)第103頁(yè)第104頁(yè)第105頁(yè)第106頁(yè)第107頁(yè)第108頁(yè)第109頁(yè)第110頁(yè)第111頁(yè)第112頁(yè)第113頁(yè)第114頁(yè)第115頁(yè)第116頁(yè)第117頁(yè)第118頁(yè)第119頁(yè)第120頁(yè)第121頁(yè)第122頁(yè)第123頁(yè)第124頁(yè)第125頁(yè)第126頁(yè)第127頁(yè)第128頁(yè)第129頁(yè)第130頁(yè)第131頁(yè)第132頁(yè)第133頁(yè)第134頁(yè)第135頁(yè)第136頁(yè)第137頁(yè)第138頁(yè)第139頁(yè)第140頁(yè)第141頁(yè)第142頁(yè)第143頁(yè)第144頁(yè)
AMD-K5 Processor
49
21062E/0—June 1997
AMD K86 Family BIOS and Software Tools Developers Guide
Preliminary Information
The control bits listed in Table 18 have the characteristics
described in Table 17.
Table 17. Control Bit Definitions
Bit
Definition
144
Controls the direction of the Data bus (D63–D0). If the bit is set to 1, the
bus acts as an input. If the bit is set to 0, the bus acts as an output.
Controls the direction of the Address bus (A31–A3) and Address Parity
(AP). If the bit is set to 1, the bus acts as an input. If the bit is set to 0, the
bus acts as an output.
Controls pins that can be tri-stated, but these pins never act as inputs. If
the bit is set to 1, the pin is tri-stated. If the bit is set to 0, the pin acts as
an output.
213
257
Table 18. Boundary Scan Register Bit Definitions
Bit
0
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
Pin Name
DP7
DP7
D63
D63
D62
D62
D61
D61
D60
D60
D59
D59
D58
D58
D57
D57
D56
D56
DP6
DP6
Comments
Output Cell: Controlled by bit 144
Input Cell
Output Cell: Controlled by bit 144
Input Cell
Output Cell: Controlled by bit 144
Input Cell
Output Cell: Controlled by bit 144
Input Cell
Output Cell: Controlled by bit 144
Input Cell
Output Cell: Controlled by bit 144
Input Cell
Output Cell: Controlled by bit 144
Input Cell
Output Cell: Controlled by bit 144
Input Cell
Output Cell: Controlled by bit 144
Input Cell
Output Cell: Controlled by bit 144
Input Cell
相關(guān)PDF資料
PDF描述
AMDOPTERON AMD Opteron - AMD Opteron Processor Data Sheet
AMH461 AMH461
AMIS-30622 I2C Microstepping Motordriver
AMIS-30660 High Speed CAN Transceiver
AMIS-39100 Octal High Side Driver with Protection
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
AMDL10 制造商:未知廠家 制造商全稱:未知廠家 功能描述:Logic IC
AMDL100 制造商:未知廠家 制造商全稱:未知廠家 功能描述:Logic IC
AMDL100G 制造商:未知廠家 制造商全稱:未知廠家 功能描述:Logic IC
AMDL100J 制造商:未知廠家 制造商全稱:未知廠家 功能描述:Logic IC
AMDL10G 制造商:未知廠家 制造商全稱:未知廠家 功能描述:Logic IC