I-4
Index
AMD-756
Peripheral Bus Controller Data Sheet
22548B/0
—
August 1999
Preliminary Information
PAR. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .25
,
328
Pausing a Write Burst. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 111
PC97 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 13
PCI
AD bus . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 64
,
66
,
85
,
96
C/BE[3:0]# . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 22
,
74
,
302
DEVSEL#. . . . . . . . . . . . 9
–
10
,
23
,
28
,
75
,
84
–
87
,
302
,
328
FRAME# . . . . . . . . . . . . . . .22
–
24
,
66
–
67
,
75
,
81
,
302
,
328
IDSEL. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 24
,
75
,
176
,
328
IRDY#. . . . . . . . . . . 10
,
24
–
25
,
66
–
67
,
75
,
78
,
81
,
302
,
328
PAR . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .25
,
328
PCIRST# . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .26
,
328
PCLK 23
,
25
–
26
,
29
,
88
–
89
,
297
,
299
–
301
,
303
–
305
,
321
,
323
,
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .325
,
328
PGNT# . . . . . . . . . . . . . . . . . . . . . . . . . . 26
,
83
,
91
,
302
,
328
PREQ# . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 27
,
83
,
302
,
328
SERR# . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 20
,
27
,
328
STOP# . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 28
,
67
,
302
,
328
TRDY# . . . . . . . . . . . . . . . . . . . 28
,
64
,
67
,
75
,
81
,
302
,
328
PCI Bus
Bus Arbitration . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 83
Bus Commands . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 63
Bus Features . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 77
Bus Master Mode . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 9
Bus Slave Mode. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 10
Bus-Initiated Accesses . . . . . . . . . . . . . . . . . . . . . . . . . . . . 63
DEVSEL#. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 271
Function 1 Registers
—
IDE Control . . . . . . . . . . . . . . . . 164
Function 2 Registers
—
USB Controller. . . . . . . . . . . . . . 171
Function 3 Registers
—
Power Management . . . . . . . . . . 166
Interface Timing . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 301
Mechanism #1 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 175
PCI-to-ISA Bridge . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 9
PCLK . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 88
Signals . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 22
Slave DMA Configuration Registers. . . . . . . . . . . . . . . . 105
STOP# . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 271
PCIRST# . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .26
,
328
PCLK . . 23
,
25
–
26
,
29
,
88
–
89
,
297
,
299
–
301
,
303
–
305
,
321
,
323
,
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .325
,
328
PCLK Switching Characteristics . . . . . . . . . . . . . . . . .300
,
303
PGNT# . . . . . . . . . . . . . . . . . . . . . . . . . . . . 26
,
83
,
91
,
302
,
328
Pin Designation Table . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 327
Plug-N-Play
Control Registers . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 210
MIRQ0 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 47
MIRQ1 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 47
–
48
MIRQ2 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 47
Signals . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 47
Power & Ground
AGND. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 62
AVDD . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 62
Signals . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 62
VDD . . . . . . . . . . . . . . . . . . . . . . . . . . 62
,
245
,
293
,
296
,
329
VDD3 . . . . . . . . . . . . . . . . . . . . . 62
,
293
–
294
,
296
–
297
,
329
VDD-5SB . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 62
VDD-PCI . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 62
Power Button Enable (PB_EN) . . . . . . . . . . . . . . . . . . . . . . 244
Power Button Override Status (PBOR_STS) . . . . . . . . . . . 243
Power Button Status (PB_STS) . . . . . . . . . . . . . . . . . . . . . . 243
Power Dissipation . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 297
Power Management
ACPI Timer Count Select. . . . . . . . . . . . . . . . . . . . . . . . . 225
ACPI Timer Reset . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 225
Configuration Registers . . . . . . . . . . . . . . . . . . . . . . . . . 225
Configuration Space Registers. . . . . . . . . . . . . . . . . . . . 166
Control . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 245
Enable. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 244
Enable for ACPI I/O Base . . . . . . . . . . . . . . . . . . . . . . . . 225
EXTSMI[7:0]. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 49
EXTSMI1# Toggle Status (EXT1_STS) . . . . . . . . . . . . . 248
General Purpose SCI Enable . . . . . . . . . . . . . . . . . . . . . 249
General Purpose SMI Enable . . . . .250
,
252
–
253
,
255
–
256
I/O Register Base Address. . . . . . . . . . . . . . . . . . . . . . . . 228
I/O Space Registers . . . . . . . . . . . . . . . . . . . . . . . . . 169
,
242
PWRBTN#. . . . . . . . . . . . . . . . . . . . . . . . . . 52
,
243
,
247
–
248
PWRGD. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 52
PWRON. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 53
RI#. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 53
SCI Enable (SCI_EN). . . . . . . . . . . . . . . . . . . . . . . . . . . . 245
SCI Interrupt . . . . . . . . . . . . . . . . . . . . . . . . . . 226
,
231
–
233
SCI Interrupt Assignment. . . . . . . . . . . . . . . . . . . . . . . . 226
Status . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 239
,
243
Subsystem. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 111
Support . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 111
Timer. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 246
Timer Enable (TMR_EN) . . . . . . . . . . . . . . . . . . . . . . . . 244
Power Plane Management. . . . . . . . . . . . . . . . . . . . . . 112
,
117
Power-Up Straps. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 167
PRD . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 222
–
223
PREQ#. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .27
,
83
,
302
,
328
Primary Activity Detect Enable. . . . . . . . . . . . . 257
–
258
,
282
Primary Activity Detect Status . . . . . . . . . . . . . . . . . . . . . 257
Primary Interrupt Channel. . . . . . . . . . . . . . . . . . . . . . . . . 227
Processor Control. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 247
Processor Level 3 (P_LVL3) . . . . . . . . . . . . . . . . . . . . . . . . 248
Programming Interface, Function 3. . . . . . . . . . . . . . 224
,
271
PWRBTN#. . . . . . . . . . . . . . . . . . . . . . . . . . . . 52
,
243
,
247
–
248
PWRGD. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 52
PWRON. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 53
R
Ratings, Absolute. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 293
Read/Write, Configuration . . . . . . . . . . . . . . . . . . . . . . . . . . 75
Read/Write, Memory . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 66
Ready Control Logic . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 98
Refresh Cycle Types, ISA Bus. . . . . . . . . . . . . . . . . . . . . . . 105
REFRESH#. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 35
,
105
,
328
Request Register . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 102
Revision ID, Function 3. . . . . . . . . . . . . . . . . . . . . . . . 224
,
271
RI#. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 53
ROM Memory Mapping, System. . . . . . . . . . . . . . . . . . . . . . 86
ROMCS# . . . . . . . . . . . . . . . . . . . . . . . . . . .84
,
86
–
87
,
162
,
205
RSTDRV . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 35
,
328
RTC Enable (RTC_EN) . . . . . . . . . . . . . . . . . . . . . . . . . . . . 244
RTC Status (RTC_STS) . . . . . . . . . . . . . . . . . . . . . . . . . . . . 243
RTCX1. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 61
RTCX2. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 61
S
SA Bus I/O. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 85
SA16 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 328
Sampled . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 17
SBHE#. . . . . . . . . . . . . . . . . . . 29
,
36
,
66
,
74
,
95
–
96
,
306
,
328
SD[15:0] . . . . . . . . . . . . .36
,
84
,
306
,
308
,
310
,
312
,
315
,
317