參數(shù)資料
型號: AMD-756
廠商: ADVANCED MICRO DEVICES INC
元件分類: 總線控制器
英文描述: Peripheral Bus Controller(外圍總線控制器)
中文描述: UNIVERSAL SERIAL BUS CONTROLLER, PBGA272
封裝: PLASTIC, BGA-272
文件頁數(shù): 168/368頁
文件大?。?/td> 5363K
代理商: AMD-756
第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁當前第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁第193頁第194頁第195頁第196頁第197頁第198頁第199頁第200頁第201頁第202頁第203頁第204頁第205頁第206頁第207頁第208頁第209頁第210頁第211頁第212頁第213頁第214頁第215頁第216頁第217頁第218頁第219頁第220頁第221頁第222頁第223頁第224頁第225頁第226頁第227頁第228頁第229頁第230頁第231頁第232頁第233頁第234頁第235頁第236頁第237頁第238頁第239頁第240頁第241頁第242頁第243頁第244頁第245頁第246頁第247頁第248頁第249頁第250頁第251頁第252頁第253頁第254頁第255頁第256頁第257頁第258頁第259頁第260頁第261頁第262頁第263頁第264頁第265頁第266頁第267頁第268頁第269頁第270頁第271頁第272頁第273頁第274頁第275頁第276頁第277頁第278頁第279頁第280頁第281頁第282頁第283頁第284頁第285頁第286頁第287頁第288頁第289頁第290頁第291頁第292頁第293頁第294頁第295頁第296頁第297頁第298頁第299頁第300頁第301頁第302頁第303頁第304頁第305頁第306頁第307頁第308頁第309頁第310頁第311頁第312頁第313頁第314頁第315頁第316頁第317頁第318頁第319頁第320頁第321頁第322頁第323頁第324頁第325頁第326頁第327頁第328頁第329頁第330頁第331頁第332頁第333頁第334頁第335頁第336頁第337頁第338頁第339頁第340頁第341頁第342頁第343頁第344頁第345頁第346頁第347頁第348頁第349頁第350頁第351頁第352頁第353頁第354頁第355頁第356頁第357頁第358頁第359頁第360頁第361頁第362頁第363頁第364頁第365頁第366頁第367頁第368頁
148
Functional Operations
Chapter 5
AMD-756
Peripheral Bus Controller Data Sheet
22548B/0
August 1999
Preliminary Information
one serviced. A non-specific EOI can be issued when OCW2
(EOI=1, SL=0, and R=0).
When a mode is used which may disturb the fully nested
structure, the PIC may no longer be able to determine the last
level acknowledged. In this case, a specific EOI must be issued
which includes as part of the command the IS level to reset. A
specific EOI can be issued when OCW2 (EOI=1, SL=1,R=0, and
L0-2 is the binary level of the IS bit to reset.
Take note that an IS bit that is masked by an IMR bit will not
be cleared by a non-specific EOI if the PIC is in the special
masked mode.
Automatic End of
Interrupt (AEOI)
Mode
If AEOI=1 in ICW4, then the PIC will operate in the AEOI
mode. In this mode the PIC automatically performs a non-
specific EOI at the end of the second INTACK cycle. Note, from
a system perspective this mode should only be used when a
nested multilevel interrupt structure is not required with in a
single PIC.
AEOI can only be used in a master PIC not in the target.
Priority Rotation
In some applications there are a number of interrupting
devices. It may be desirable to give each device a fair share of
the processor
s time. When the PIC is in the rotating mode a
channel becomes the lowest priority after it is serviced. Thus a
device requesting service will have to wait, in the worst case,
until each of the 7 other devices get serviced.
There are two ways to accomplish automatic rotation using
OCW2: the rotation on non-specific EOI command (R=1, SL=0,
EOI=1) and the rotate in automatic EOI mode, which is set by
(R=1, SL=0, EOI=0) and cleared by (R=0, SL=0, and EOI=0).
Specific Priority
The programmer can change priorities by programming the
bottom priority and thus fixing the other priorities relative to
it. i.e., if IR5 is programmed as the bottom priority, then IR6
will be the highest (IR5, IR4, IR3, IR2, IR1, IR0, IR7, IR6).
The set priority command is issued in OCW2 (R=1, SL=1), and
L[2:0] is the binary priority level code of the bottom choice.
In this mode internal status is updated by software control
during OCW2 writes. However, these updates are independent
相關PDF資料
PDF描述
AMD ATHLON 32-Bit Microprocessor with 3D Multimedia Performance and Digital Video(32位微處理器帶3D多媒體性能和數(shù)字視頻)
AMD-K5 32-Bit Superior Price/Performance Value Microprocessor(32位高性/價比微處理器)
AMD-K6-2 32 Bit Microprocessor With 64-Kbyte Level-one Cache High-Performance and Multimedia Execution Unit(帶64K字節(jié)緩存和高性能多媒體執(zhí)行單元的32位微處理器)
AMD-K6-III 32-Bit Microprocessor Advanced RISC86 Superscalar Microarchitecture and 3D Technology(32位微處理器帶3D技術和高級的RISC86超標量微體系結構)
AMD-K6 Circular Connector; No. of Contacts:5; Series:MS27497; Body Material:Aluminum; Connecting Termination:Crimp; Connector Shell Size:14; Circular Contact Gender:Pin; Circular Shell Style:Wall Mount Receptacle; Insert Arrangement:14-5 RoHS Compliant: No
相關代理商/技術參數(shù)
參數(shù)描述
AMD-756AC\T 制造商:Advanced Micro Devices 功能描述:
AMD-760 制造商:未知廠家 制造商全稱:未知廠家 功能描述:AMD-760 - AMD-760 MPX Chipset Overview
AMD-760MP 制造商:未知廠家 制造商全稱:未知廠家 功能描述:AMD-760 MP - AMD-760 MP Chipset Overview
AMD-760MPX 制造商:未知廠家 制造商全稱:未知廠家 功能描述:AMD-760 MPX - The AMD-760 MPX Platform for the AMD Athlon MP Processor
AMD-761 制造商:未知廠家 制造商全稱:未知廠家 功能描述:AMD-761 - AMD-761 System Controller Software/BIOS Design Guide