
iv
3.4.2
Miscellaneous Register at 04h
. . . . . . . . . . . . . . . . . . . . . . . .
3.4.3
Control Register at 08h
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
3.4.4
Interrupt/Interrupt Mask Registers at 0Ch/10h
. . . . . . . . . .
3.4.5
Cycle Timer Register at 14h
. . . . . . . . . . . . . . . . . . . . . . . . . .
3.4.6
Diagnostics Register at 18h
. . . . . . . . . . . . . . . . . . . . . . . . . .
3.4.7
Reserved at 1Ch
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
3.4.8
PHY Access Register at 20h
. . . . . . . . . . . . . . . . . . . . . . . . .
3.4.9
Bus Reset Register at 24h
. . . . . . . . . . . . . . . . . . . . . . . . . . .
3.4.10
Time Limit Register at 28h
. . . . . . . . . . . . . . . . . . . . . . . . . . .
3.4.11
ATF Status Register at 2Ch
. . . . . . . . . . . . . . . . . . . . . . . . . .
3.4.12
ARF Status Register at 30h
. . . . . . . . . . . . . . . . . . . . . . . . . .
3.4.13
MTQ Status Register at 34h
. . . . . . . . . . . . . . . . . . . . . . . . . .
3.4.14
MRF Status Register at 38h
. . . . . . . . . . . . . . . . . . . . . . . . . .
3.4.15
CTQ Status Register at 3Ch
. . . . . . . . . . . . . . . . . . . . . . . . . .
3.4.16
CRF Status Register at 40h
. . . . . . . . . . . . . . . . . . . . . . . . . .
3.4.17
ORB Fetch Control Register at 44h
. . . . . . . . . . . . . . . . . . .
3.4.18
Management Agent Register at 48h
. . . . . . . . . . . . . . . . . . .
3.4.19
Command Agent Register at 4Ch
. . . . . . . . . . . . . . . . . . . . .
3.4.20
Agent Control Register at 50h
. . . . . . . . . . . . . . . . . . . . . . . .
3.4.21
ORB Pointer Register 1 at 54h
. . . . . . . . . . . . . . . . . . . . . . .
3.4.22
ORB Pointer Register 2 at 58h
. . . . . . . . . . . . . . . . . . . . . . .
3.4.23
Agent Status Register at 5Ch
. . . . . . . . . . . . . . . . . . . . . . . . .
3.4.24
Transaction Timer Control Register at 60h
. . . . . . . . . . . . .
3.4.25
Transaction Timer Status Registers at 64h, 68h, 6Ch
. . . .
3.4.26
Write-First, Write-Continue, and Write-Update Registers
at 70h, 74h, 78h
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
3.4.27
Reserved at 7Ch
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
3.4.28
ARF, MRF, and CRF Data Read Registers
at 80h, 84h, 88h
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
3.4.29
Configuration ROM Control Register at 8Ch
. . . . . . . . . . . .
3.4.30
DMA Control Register at 90h
. . . . . . . . . . . . . . . . . . . . . . . . .
3.4.31
Bulky Interface Control Register at 94h
. . . . . . . . . . . . . . . .
3.4.32
DTF/DRF and DTF/DRF Page Table Size Register
at 98h
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
3.4.33
DTF/DRF Available Register at 9Ch
. . . . . . . . . . . . . . . . . . .
3.4.34
DTF/DRF Acknowledge Register at A0h
. . . . . . . . . . . . . . .
3.4.35
DTF First and Continue Register at A4h
. . . . . . . . . . . . . . .
3.4.36
DTF Update Register at A8h
. . . . . . . . . . . . . . . . . . . . . . . . .
3.4.37
DRF Data Read Register at ACh
. . . . . . . . . . . . . . . . . . . . . .
3.4.38
DTF Control Registers at B0h, B4h, B8h, and BCh
. . . . . .
3.4.39
DRF Control Registers at C0h, C4h, C8h, and CCh
(DRPktz at 90h = 0)—Direct
. . . . . . . . . . . . . . . . . . . . . . . . .
3.4.40
DRF Control Registers at C0h, C4h, C8h, and CCh
(DRPktz at 90h = 1)—Packetizer
. . . . . . . . . . . . . . . . . . . . .
3.4.41
DRF Header Registers at D0h, D4h, D8h, and DCh
. . . . .