參數(shù)資料
型號: AM8530H
廠商: Advanced Micro Devices, Inc.
英文描述: Serial Communications Controller
中文描述: 串行通信控制器
文件頁數(shù): 171/194頁
文件大?。?/td> 797K
代理商: AM8530H
第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁當(dāng)前第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁第193頁第194頁
SCC Application Notes
AMD
7–22
QC
QB
74LS164
A23
CS
Am8530H
CLK
CLR
B
A
QD
Am29809
A7
A18
A11
A1
A4
A3
LDS
R/
W
INT
RD
D/
C
74LS74
CP
D
Q
CLK
74LS32
74LS32
74LS04
74LS02
ANYE
ACK
Am29806
A5
CLK
DTACK
68000
74LS04
CLK
EI
0
1
2
3
4
A0
A1
A2
A1
A2
A3
A
B
C
1
2
3
4
INTA
A
B
C
G2A
A
B
CLR
CLK
7
74LS138
QE
QF
OC
74LS16
CLK
INTA
WR
74LS138
PCLK
CLK/2
1
2
3
74LS04
G
A0
CLK
EOUT
CLK/2
VCC
G
EOUT
A0
S1
S0
PRE
8
6
A5
IPL0
IPL1
IPL2
FC1
FC2
FC0
AS
OTHER
INTRRUPTS
INTA
FOR OTHER
INTERRUPTING
DEVICES
74LS164
BIP SWITCHES OR
SOLDER
BRIDGES FOR SETTING
ADDRESS
74LS04
CONNECT FOR DESIRED
NUMBER OF WAIT STATES
74LS02
74LS04
74LS04
74LS148
OSC
Figure 7–12. Am8530H to 68000 Connection with Interrupts Using SSI and MSI
The data bus between the 68000 and the Am8530H are directly linked together. The
Am29806 decodes the address and generates
CS
for the peripheral and produces
ANYE
,
which is used by the 74LS164, to generate Wait States. The 74LS164 controls the num-
ber of wait states by the “C” input which in turn controls the
DTACK
signal to the CPU.
This allows
RD
and
WR
to obtain the required 400 ns width. A
1
generates the C/
D
input
to the Am8530H while the remaining address lines are connected to the Am29809 ad-
dress comparator.
The Am29809 Comparator and the Am29806 Comparator/Decoder provides high-speed
address selection as well as an open collector acknowledge driver. This allows memories
and peripherals to be conveniently wire-ORed to the processor’s
DTACK
pin. This inter-
face does not provide a hardware reset; therefore, it is necessary to do a dummy read to
the control port before issuing a software reset.
相關(guān)PDF資料
PDF描述
AM85C30-10PC Enhanced Serial Communications Controller
Am85C30 Serial Communications Controller
AM85C30 Enhanced Serial Communications Controller
AM85C30-8PC Enhanced Serial Communications Controller
AM85C30-16JC Enhanced Serial Communications Controller
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
AM8530H/AM85C301992 制造商:AMD 制造商全稱:Advanced Micro Devices 功能描述:Am8530H/Am85C30 1992 - Am8530H/Am85C30 Serial Communications Controller
AM8530H-4DC 制造商:未知廠家 制造商全稱:未知廠家 功能描述:Communications Controller
AM8530H-4DCB 制造商:未知廠家 制造商全稱:未知廠家 功能描述:Communications Controller
AM8530H-4JC 制造商:未知廠家 制造商全稱:未知廠家 功能描述:Communications Controller