參數(shù)資料
型號: AM8530H
廠商: Advanced Micro Devices, Inc.
英文描述: Serial Communications Controller
中文描述: 串行通信控制器
文件頁數(shù): 158/194頁
文件大小: 797K
代理商: AM8530H
第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁當(dāng)前第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁第193頁第194頁
SCC Application Notes
AMD
7–9
Table 7–4. Polled Asynchronous Initialization Procedure
Register
WR9
WR4
WR3
WR5
WR9
WR10
WR11
WR12
WR13
WR14
Enables
WR14
WR3
WR5
Value
C0H
4CH
C0H
60H
00H
00H
56H
06H
00H
10H
Comments
Force Hardware Reset
x16 clock, 2 stop bits, no parity
Rx 8 bits, Rx disabled
Tx 8 bits, DTR, RTS, Tx off
Int. Disabled
NRZ
Tx & Rx = BRG out, TRxC = BRG out
Time constant = 6
Time constant high = 0
BRG in =
RTxC
, BRG off, loopback
11H
C1H
68H
BRG enable
Rx enable
Tx enable
7.2.3.1
WR9
resets the SCC to a known state by writing a C0 hex. The Force Hardware Reset
command is identical to a hardware reset. It will reset both channels.
S CC Operating Mode Programming
WR4
selects the Asynchronous, x 16 mode, with 2 stop bits and no parity. The x 16 mode
means that clock rate is 16 times the data rate.
WR3
selects 8 bits per character and does not enable the receive. The 8 bits per charac-
ter allows 8 bits to be assembled from the data stream. The receiver is not enabled at this
time because the SCC has not been initialized.
WR5
selects 8 bits per character and does not enable the transmitter. The 8 bits per char-
acter allows 8 bits to be sent, as data, with the least significant bit first. The transmitter is
not enabled at this time because the SCC has not been initialized.
WR9
selects that there are no interrupts enabled. This inhibits the SCC from requesting
an interrupt from the CPU.
WR10
selects NRZ encoding. This NRZ coding is used on the transmitter as well as the
receiver.
WR11
selects the
RTxC
pin to TTL clock; the baud-rate generator is the transmit and re-
ceive clocks source, and the
TRxC
pin is used as a baud-rate generator output.
WR12
&
WR13
select the baud-rate generator’s time constant. The WR13 time constant
is determined by the equation:
Time Constant =
Clock Frequency
2 x Baud Rate x clock mode
–2
In this example, the clock frequency is 2.4576 MHz, the baud rate is 9600, the clock
mode is 16. The time constant is, therefore, 6; expressed as a 16-bit, hexadecimal num-
ber, it is 0006H. The time constant Low (WR12) is, therefore 06H and the time constant
High (WR13) is 00H. The baud rate for this example can be varied, as long as the data
rate is less than
1
/
4
of the PCLK rate. Table 7–5 shows the time constants for other com-
mon baud rates.
相關(guān)PDF資料
PDF描述
AM85C30-10PC Enhanced Serial Communications Controller
Am85C30 Serial Communications Controller
AM85C30 Enhanced Serial Communications Controller
AM85C30-8PC Enhanced Serial Communications Controller
AM85C30-16JC Enhanced Serial Communications Controller
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
AM8530H/AM85C301992 制造商:AMD 制造商全稱:Advanced Micro Devices 功能描述:Am8530H/Am85C30 1992 - Am8530H/Am85C30 Serial Communications Controller
AM8530H-4DC 制造商:未知廠家 制造商全稱:未知廠家 功能描述:Communications Controller
AM8530H-4DCB 制造商:未知廠家 制造商全稱:未知廠家 功能描述:Communications Controller
AM8530H-4JC 制造商:未知廠家 制造商全稱:未知廠家 功能描述:Communications Controller