參數(shù)資料
型號: MT9071
廠商: Mitel Networks Corporation
英文描述: Quad T1/E1/J1 Transceiver(多端口 T1/E1/J1幀調(diào)節(jié)器(集成四個獨立幀調(diào)節(jié)器))
中文描述: 四T1/E1/J1收發(fā)器(多端口的T1/E1/J1幀調(diào)節(jié)器(集成四個獨立幀調(diào)節(jié)器))
文件頁數(shù): 19/217頁
文件大小: 686K
代理商: MT9071
第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁當前第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁第193頁第194頁第195頁第196頁第197頁第198頁第199頁第200頁第201頁第202頁第203頁第204頁第205頁第206頁第207頁第208頁第209頁第210頁第211頁第212頁第213頁第214頁第215頁第216頁第217頁
Preliminary Information
MT9071
19
1.0
Device Overview............................................................................................................25
1.1
1.2
1.3
1.4
1.5
1.6
1.7
1.8
1.9
1.10 Common Channel Signaling...................................................................................................................26
1.11 HDLC......................................................................................................................................................27
1.12 Performance Monitoring and Debugging................................................................................................27
1.13 Interrupts................................................................................................................................................27
Standards Compliance...........................................................................................................................25
Microprocessor Port...............................................................................................................................25
LIU..........................................................................................................................................................25
Reference Switching PLL.......................................................................................................................25
Slip Buffers.............................................................................................................................................25
Interface to the System Backplane.........................................................................................................26
Framing Modes ......................................................................................................................................26
Access to the Maintenance Channel......................................................................................................26
Robbed Bit Signaling / Channel Associated Signaling...........................................................................26
2.0
Line Interface Unit (LIU)................................................................................................27
2.1
2.2
LIU Receiver...........................................................................................................................................27
LIU Transmitter.......................................................................................................................................28
3.0
Timing.............................................................................................................................28
3.1
Timing Modes of Operation....................................................................................................................28
3.1.1
Bus Synchronization Mode............................................................................................................. 29
3.1.2
Free-Run Mode .............................................................................................................................. 30
3.1.3
Line Synchronization Mode............................................................................................................ 31
3.1.4
External Synchronization Mode...................................................................................................... 31
3.1.5
Auto-Holdover Mode....................................................................................................................... 32
3.1.6
Holdover Mode............................................................................................................................... 32
3.2
Remote Loopback..................................................................................................................................33
3.3
Reference Switching ..............................................................................................................................35
3.4
PLL State Changes................................................................................................................................35
3.5
Master Clock ..........................................................................................................................................36
3.6
Auxiliary Output SIgnals.........................................................................................................................36
4.0
Interface and Framing...................................................................................................37
4.1
T1 Interface Overview............................................................................................................................37
4.1.1
T1 Encoding and Decoding Options............................................................................................... 38
4.1.2
T1 Pulse Density ............................................................................................................................ 39
4.2
T1 Frame Alignment...............................................................................................................................39
4.3
T1 Reframe ............................................................................................................................................39
4.4
T1 Multiframing.......................................................................................................................................40
4.4.1
T1 D4 Multiframing......................................................................................................................... 40
4.4.2
T1 T1DM Mode............................................................................................................................... 41
4.4.3
T1 ESF Multiframing....................................................................................................................... 42
相關PDF資料
PDF描述
MT9072 Ultraframer DS3/E3/DS2/E2/DS1/E1/DS0
MT90820 Large Digital Switch(大數(shù)字開關)
MT90823 3V Large Digital Switch(3V 大數(shù)字開關)
MT90826 Quad Digital Switch(四數(shù)字開關)
MT90840 Distributed Hyperchannel Switch(分布式超級通道開關)
相關代理商/技術參數(shù)
參數(shù)描述
MT90710 制造商:MITEL 制造商全稱:Mitel Networks Corporation 功能描述:High-Speed Isochronous Multiplexer
MT90710AP 制造商:MITEL 制造商全稱:Mitel Networks Corporation 功能描述:High-Speed Isochronous Multiplexer
MT9072 制造商:ZARLINK 制造商全稱:Zarlink Semiconductor Inc 功能描述:Octal T1/E1/J1 Framer
MT9072AB 制造商:ZARLINK 制造商全稱:Zarlink Semiconductor Inc 功能描述:Octal T1/E1/J1 Framer
MT9072AV 制造商:Microsemi Corporation 功能描述:FRAMER E1/J1/T1 3.3V 256BGA - Trays 制造商:Zarlink Semiconductor Inc 功能描述:FRAMER E1/J1/T1 3.3V 256BGA - Trays