參數(shù)資料
型號(hào): MCC68HC711D3
廠商: MOTOROLA INC
元件分類: 微控制器/微處理器
英文描述: 8-BIT, OTPROM, 3 MHz, MICROCONTROLLER, UUC
封裝: DIE
文件頁(yè)數(shù): 98/157頁(yè)
文件大?。?/td> 2252K
代理商: MCC68HC711D3
第1頁(yè)第2頁(yè)第3頁(yè)第4頁(yè)第5頁(yè)第6頁(yè)第7頁(yè)第8頁(yè)第9頁(yè)第10頁(yè)第11頁(yè)第12頁(yè)第13頁(yè)第14頁(yè)第15頁(yè)第16頁(yè)第17頁(yè)第18頁(yè)第19頁(yè)第20頁(yè)第21頁(yè)第22頁(yè)第23頁(yè)第24頁(yè)第25頁(yè)第26頁(yè)第27頁(yè)第28頁(yè)第29頁(yè)第30頁(yè)第31頁(yè)第32頁(yè)第33頁(yè)第34頁(yè)第35頁(yè)第36頁(yè)第37頁(yè)第38頁(yè)第39頁(yè)第40頁(yè)第41頁(yè)第42頁(yè)第43頁(yè)第44頁(yè)第45頁(yè)第46頁(yè)第47頁(yè)第48頁(yè)第49頁(yè)第50頁(yè)第51頁(yè)第52頁(yè)第53頁(yè)第54頁(yè)第55頁(yè)第56頁(yè)第57頁(yè)第58頁(yè)第59頁(yè)第60頁(yè)第61頁(yè)第62頁(yè)第63頁(yè)第64頁(yè)第65頁(yè)第66頁(yè)第67頁(yè)第68頁(yè)第69頁(yè)第70頁(yè)第71頁(yè)第72頁(yè)第73頁(yè)第74頁(yè)第75頁(yè)第76頁(yè)第77頁(yè)第78頁(yè)第79頁(yè)第80頁(yè)第81頁(yè)第82頁(yè)第83頁(yè)第84頁(yè)第85頁(yè)第86頁(yè)第87頁(yè)第88頁(yè)第89頁(yè)第90頁(yè)第91頁(yè)第92頁(yè)第93頁(yè)第94頁(yè)第95頁(yè)第96頁(yè)第97頁(yè)當(dāng)前第98頁(yè)第99頁(yè)第100頁(yè)第101頁(yè)第102頁(yè)第103頁(yè)第104頁(yè)第105頁(yè)第106頁(yè)第107頁(yè)第108頁(yè)第109頁(yè)第110頁(yè)第111頁(yè)第112頁(yè)第113頁(yè)第114頁(yè)第115頁(yè)第116頁(yè)第117頁(yè)第118頁(yè)第119頁(yè)第120頁(yè)第121頁(yè)第122頁(yè)第123頁(yè)第124頁(yè)第125頁(yè)第126頁(yè)第127頁(yè)第128頁(yè)第129頁(yè)第130頁(yè)第131頁(yè)第132頁(yè)第133頁(yè)第134頁(yè)第135頁(yè)第136頁(yè)第137頁(yè)第138頁(yè)第139頁(yè)第140頁(yè)第141頁(yè)第142頁(yè)第143頁(yè)第144頁(yè)第145頁(yè)第146頁(yè)第147頁(yè)第148頁(yè)第149頁(yè)第150頁(yè)第151頁(yè)第152頁(yè)第153頁(yè)第154頁(yè)第155頁(yè)第156頁(yè)第157頁(yè)
Central Processor Unit (CPU)
Instruction Set
MC68HC711D3 — Rev. 2
Data Sheet
MOTOROLA
Central Processor Unit (CPU)
45
BRSET(opr)
(msk)
(rel)
Branch if Bit(s)
Set
? (M) mm = 0
DIR
IND,X
IND,Y
12
1E
18
1E
dd
mm
rr
ff
mm
rr
ff
mm
rr
6
7
8
———
——
BSET (opr)
(msk)
Set Bit(s)
M + mm
MDIR
IND,X
IND,Y
14
1C
18
1C
dd
mm
ff
mm
ff
mm
6
7
8
——
0—
BSR (rel)
Branch to
Subroutine
REL
8D
rr
6
——
———
——
BVC (rel)
Branch if
Overflow Clear
? V = 0
REL
28
rr
3
——
———
——
BVS (rel)
Branch if
Overflow Set
? V = 1
REL
29
rr
3
——
———
——
CBA
Compare A to B
A – B
INH
11
2
CLC
Clear Carry Bit
0
C
INH
0C
2
——
0
CLI
Clear Interrupt
Mask
0
I
INH
0E
2
0
——
CLR (opr)
Clear Memory
Byte
0
MEXT
IND,X
IND,Y
7F
6F
18
6F
hh
ll
ff
6
7
——
0
1
0
CLRA
Clear
Accumulator A
0
A
A
INH
4F
2
0
1
0
CLRB
Clear
Accumulator B
0
B
B
INH
5F
2
0
1
0
CLV
Clear Overflow
Flag
0
V
INH
0A
2
——
0
CMPA (opr)
Compare A to
Memory
A – M
A
IMM
ADIR
AEXT
AIND,X
AIND,Y
81
91
B1
A1
18
A1
ii
dd
hh
ll
ff
2
3
4
5
——
CMPB (opr)
Compare B to
Memory
B – M
B
IMM
BDIR
BEXT
BIND,X
BIND,Y
C1
D1
F1
E1
18
E1
ii
dd
hh
ll
ff
2
3
4
5
——
COM (opr)
Ones
Complement
Memory Byte
$FF – M
MEXT
IND,X
IND,Y
73
63
18
63
hh
ll
ff
6
7
——
01
COMA
Ones
Complement
A
$FF – A
AA
INH
43
2
01
COMB
Ones
Complement
B
$FF – B
BB
INH
53
2
01
CPD (opr)
Compare D to
Memory 16-Bit
D – M : M + 1
IMM
DIR
EXT
IND,X
IND,Y
1A
83
1A
93
1A
B3
1A
A3
CD
A3
jj
kk
dd
hh
ll
ff
5
6
7
——
CPX (opr)
Compare X to
Memory 16-Bit
IX – M : M + 1
IMM
DIR
EXT
IND,X
IND,Y
8C
9C
BC
AC
CD
AC
jj
kk
dd
hh
ll
ff
4
5
6
7
——
CPY (opr)
Compare Y to
Memory 16-Bit
IY – M : M + 1
IMM
DIR
EXT
IND,X
IND,Y
18
8C
18
9C
18
BC
1A
AC
18
AC
jj
kk
dd
hh
ll
ff
5
6
7
——
Table 3-2. Instruction Set (Sheet 3 of 8)
Mnemonic
Operation
Description
Addressing
Instruction
Condition Codes
Mode
Opcode
Operand
Cycles
S
X
H
I
N
Z
V
C
相關(guān)PDF資料
PDF描述
MC68HC711D3MP2 8-BIT, OTPROM, 2 MHz, MICROCONTROLLER, PDIP40
MC68HC711D3S 8-BIT, UVPROM, 2.1 MHz, MICROCONTROLLER, CDIP40
MC68HC711D3FN 8-BIT, OTPROM, 2.1 MHz, MICROCONTROLLER, PQCC44
MC68HC711G5CFN 8-BIT, OTPROM, 2.1 MHz, MICROCONTROLLER, PQCC84
MC68HC11G7CFN 8-BIT, MROM, 2.1 MHz, MICROCONTROLLER, PQCC84
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
MCC68HRC705JP7 制造商:Motorola Inc 功能描述:
MCC6M10 制造商:Thomas & Betts 功能描述:METRIC CU CONNECTOR 6SQMM M10 STUD
MCC6M3 制造商:Thomas & Betts 功能描述:METRIC CU CONNECTOR 6SQMM M3 STUD
MCC6M3.5 制造商:Thomas & Betts 功能描述:METRIC CU CONNECTOR 6SQMM 3.5 STUD
MCC6M4 制造商:Thomas & Betts 功能描述:METRIC CONNECTOR 6SQMM M4 STUD