參數(shù)資料
型號: ARM940T
廠商: Electronic Theatre Controls, Inc.
英文描述: TECHNICAL REFERENCE MANUAL
中文描述: 技術(shù)參考手冊
文件頁數(shù): 230/230頁
文件大小: 1144K
代理商: ARM940T
第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁第193頁第194頁第195頁第196頁第197頁第198頁第199頁第200頁第201頁第202頁第203頁第204頁第205頁第206頁第207頁第208頁第209頁第210頁第211頁第212頁第213頁第214頁第215頁第216頁第217頁第218頁第219頁第220頁第221頁第222頁第223頁第224頁第225頁第226頁第227頁第228頁第229頁當(dāng)前第230頁
Index
Index-2
Copyright 1999, 2000 ARM Limited. All rights reserved.
ARM DDI 0144B
Debug
debug scan chain 8-21
entered from Thumb state 8-29
hardware extensions 8-2, 8-4
instruction register 8-13
scan chains 8-21
speed 8-30
state-machine controller 8-13
Debug interface
standard 8-2
TAP controller states 8-2
Debug state 8-2
Debug system 8-3
Dirty data eviction 6-13
E
EmbeddedICE 8-2, 8-5, 8-10, 8-39
accessing hardware registers 8-22
hardware 8-39
single stepping 8-47
EmbeddedICE watchpoint units
debugging 8-11
programming 8-11
testing 8-11
External scan chains 8-20
F
FastBus mode 5-3
Functional block diagram 1-3
I
Implementation options 2-3
Instruction cycle
counts and bus activity 11-3
data bus instruction times 11-5
Interlocks
LDM dependent timing 11-10
LDM timing 11-8
single load timing 11-6
two cycle load timing 11-7
Interlocks, pipeline 11-6
J
JTAG interface 8-13, 8-28
L
Line length encoding 2-11
M
Memory clock 8-27
N
Nonbuffered STR 6-8, 6-9
Noncached fetches 6-5
Noncached LDM 6-6
Noncached LDRs 6-5
O
Options, implementation 2-3
P
Pipeline
interlocks 11-6
Pipeline interlocks 7-11
Processor state, determining 8-29
Programmer
s model 2-1
R
Register map
CP15 2-5
S
Scan chains 8-21
external 8-20
scan chain 0 bit order 10-1
scan chain 2 8-22
Serial test and debug 8-12
Single stepping 8-47
Slave transfers 6-16
Swap 6-14
Synchronous mode 5-4
System speed
instructions 8-31
System state
control 8-30
T
TAP controller 8-2, 8-11, 8-12, 8-20
TAP state machine 8-27
Test
support 10-1
system reset 8-28
Test data registers 8-18
Testing
test patterns 10-2
Transfer types, ASB 6-3
W
Watchpoints
timing 8-7
Write-back 6-13
相關(guān)PDF資料
PDF描述
ARS1298 10 TO 1200MHZ YO-8B CASCADABLE AMPLIFIER
AS1100PE 8-digit, 5mA, serial int.; Package Type: PDIP-24; Temperature Range: -40 - +85 °C
AS1100PL 8-digit, 5mA, serial int.; Package Type: PDIP-24; Temperature Range: 0 - +70 °C
AS1100WE-T 8-digit, 5mA, serial int.; Package Type: SOIC-24; Temperature Range: -40 - +85 °C
AS1100WL-T 8-digit, 5mA, serial int.
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
ARM946E-S 制造商:未知廠家 制造商全稱:未知廠家 功能描述:ARM946E-S Microprocessor Core with Cache technical manual 6/01
ARM966E-S 制造商:未知廠家 制造商全稱:未知廠家 功能描述:ARM966E-S Microprocessor Core preliminary technical manual 6/01