參數(shù)資料
型號: ARM940T
廠商: Electronic Theatre Controls, Inc.
英文描述: TECHNICAL REFERENCE MANUAL
中文描述: 技術參考手冊
文件頁數(shù): 16/230頁
文件大?。?/td> 1144K
代理商: ARM940T
第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁當前第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁第193頁第194頁第195頁第196頁第197頁第198頁第199頁第200頁第201頁第202頁第203頁第204頁第205頁第206頁第207頁第208頁第209頁第210頁第211頁第212頁第213頁第214頁第215頁第216頁第217頁第218頁第219頁第220頁第221頁第222頁第223頁第224頁第225頁第226頁第227頁第228頁第229頁第230頁
Introduction
1-2
Copyright 1999, 2000 ARM Limited. All rights reserved.
ARM DDI 0144B
1.1
About the ARM940T
The ARM940T is a member of the ARM9TDMI family of general-purpose
microprocessors. This family includes:
ARM9TDMI, the core
ARM940T, the core plus cache and protection unit
ARM920T, the core plus cache and MMU.
The ARM9TDMI processor core is a Harvard architecture device implemented using a
five-stage pipeline consisting of Fetch, Decode, Execute, Memory, and Write stages. It
can be provided as a standalone core that can be embedded into more complex devices.
The standalone core has a simple bus interface that allows you to design your own
caches and memory systems around it.
The ARM9TDMI family of microprocessors supports both the 32-bit ARM and 16-bit
Thumb instruction sets, allowing you to trade off between high performance and high
code density.
The ARM940T processor has a Harvard cache architecture with separate 4KB
instruction and 4KB data caches, each with a 4-word line length. A protection unit
allows you to define eight regions of memory for data and eight regions for instructions,
each with individual cache and write buffer configurations and access permissions. The
cache system is software configurable to provide highest average performance or to
meet the requirements of real-time systems. Software configurable options include:
random or round-robin replacement algorithm
write-through or write-back cache operation (independently selectable for each
memory region)
cache locking with granularity 1/64th of cache size.
The cache and write buffers improve CPU performance and minimize accesses to the
AMBA bus and to any off-chip memory, reducing overall system power consumption.
The ARM940T supports the ARM debug architecture and includes logic to assist in
both hardware and software debug. The ARM940T also includes support for
coprocessors, providing access to the instruction and data buses and handshaking
signals.
The ARM940T interface to the rest of the system is over unified address and data buses.
This interface enables implementation of either an
Advanced Microcontroller Bus
Architecture
(AMBA)
Advanced System Bus
(ASB) or
Advanced High-performance
Bus
(AHB) bus scheme with the ARM940T ASB to AHB bridge block available from
ARM Ltd. You can implement an ASB scheme either as a fully-compliant AMBA bus
master, or as a slave for production test. The ARM920T also has a
Tracking ICE
mode
that allows an approach similar to a conventional ICE mode of operation.
相關PDF資料
PDF描述
ARS1298 10 TO 1200MHZ YO-8B CASCADABLE AMPLIFIER
AS1100PE 8-digit, 5mA, serial int.; Package Type: PDIP-24; Temperature Range: -40 - +85 °C
AS1100PL 8-digit, 5mA, serial int.; Package Type: PDIP-24; Temperature Range: 0 - +70 °C
AS1100WE-T 8-digit, 5mA, serial int.; Package Type: SOIC-24; Temperature Range: -40 - +85 °C
AS1100WL-T 8-digit, 5mA, serial int.
相關代理商/技術參數(shù)
參數(shù)描述
ARM946E-S 制造商:未知廠家 制造商全稱:未知廠家 功能描述:ARM946E-S Microprocessor Core with Cache technical manual 6/01
ARM966E-S 制造商:未知廠家 制造商全稱:未知廠家 功能描述:ARM966E-S Microprocessor Core preliminary technical manual 6/01