viii
Contents
AMD-K6
-
III
Processor Data Sheet
21918B/0—October 1999
Debug Exceptions . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 246
12
Clock Control . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 249
12.1
Halt State . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 250
Enter Halt State . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .250
Exit Halt State. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 250
Stop Grant State . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 251
Enter Stop Grant State . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .251
Exit Stop Grant State . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 251
Stop Grant Inquire State . . . . . . . . . . . . . . . . . . . . . . . . . . . . 252
Enter Stop Grant Inquire State . . . . . . . . . . . . . . . . . . . . . . . 252
Exit Stop Grant Inquire State . . . . . . . . . . . . . . . . . . . . . . . . 252
Stop Clock State . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 252
Enter Stop Clock State . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 252
Exit Stop Clock State . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 253
12.2
12.3
12.4
13
Power and Grounding . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 255
13.1
13.2
13.3
Power Connections . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 255
Decoupling Recommendations . . . . . . . . . . . . . . . . . . . . . . . 256
Pin Connection Requirements . . . . . . . . . . . . . . . . . . . . . . . 257
14
Electrical Data . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 259
14.1
14.2
14.3
14.4
Operating Ranges . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 259
Absolute Ratings . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 260
DC Characteristics . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 261
Power Dissipation . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 262
15
I/O Buffer Characteristics . . . . . . . . . . . . . . . . . . . . . . . . . . . 263
15.1
15.2
15.3
I/O Buffer Model . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 263
I/O Model Application Note . . . . . . . . . . . . . . . . . . . . . . . . .264
I/O Buffer AC and DC Characteristics . . . . . . . . . . . . . . . . . 265
16
Signal Switching Characteristics . . . . . . . . . . . . . . . . . . . . . . 267
16.1
16.2
CLK Switching Characteristics . . . . . . . . . . . . . . . . . . . . . . . 267
Clock Switching Characteristics for 100-MHz
Bus Operation . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 268
Clock Switching Characteristics for 66-MHz
Bus Operation . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 268
Valid Delay, Float, Setup, and Hold Timings . . . . . . . . . . . 269
Output Delay Timings for 100-MHz Bus Operation . . . . . . 270
Input Setup and Hold Timings for 100-MHz
Bus Operation . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 272
Output Delay Timings for 66-MHz Bus Operation . . . . . . . 274
Input Setup and Hold Timings for 66-MHz Bus Operation 276
16.3
16.4
16.5
16.6
16.7
16.8