List of Tables
xv
21918B/0—October 1999
AMD-K6
-
III
Processor Data Sheet
List of Tables
Table 1.
Table 2.
Table 3.
Execution Latency and Throughput of Execution Units . . . . .16
General-Purpose Registers . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 22
General-Purpose Register Doubleword, Word,
and Byte Names . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 23
Segment Registers . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .24
AMD-K6
-
III
Processor Model 9 MSRs . . . . . . . . . . . . . . . . . . . 37
Extended Feature Enable Register (EFER)–Model 9
Definition . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 39
SYSCALL/SYSRET Target Address Register (STAR)
Definition . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 40
Memory Management Registers. . . . . . . . . . . . . . . . . . . . . . . . . 45
Application Segment Types . . . . . . . . . . . . . . . . . . . . . . . . . . . . 51
System Segment and Gate Types . . . . . . . . . . . . . . . . . . . . . . . . 52
Summary of Exceptions and Interrupts. . . . . . . . . . . . . . . . . . . 53
Integer Instructions . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 55
Floating-Point Instructions . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 73
MMX Instructions. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 77
3DNow! Instructions. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 81
Processor-to-Bus Clock Ratios. . . . . . . . . . . . . . . . . . . . . . . . . . . 92
Output Pin Float Conditions . . . . . . . . . . . . . . . . . . . . . . . . . . . 122
Input Pin Types . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 124
Output Pin Float Conditions . . . . . . . . . . . . . . . . . . . . . . . . . . . 125
Input/Output Pin Float Conditions. . . . . . . . . . . . . . . . . . . . . . 125
Test Pins . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 125
Bus Cycle Definition . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 126
Special Cycles. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 126
Bus-Cycle Order During Misaligned Transfers . . . . . . . . . . . . 134
A[4:3] Address-Generation Sequence During Bursts . . . . . . . 136
Bus-Cycle Order During Misaligned I/O Transfers . . . . . . . . .141
Interrupt Acknowledge Operation Definition. . . . . . . . . . . . . 162
Encodings For Special Bus Cycles . . . . . . . . . . . . . . . . . . . . . . 164
Output Signal State After RESET . . . . . . . . . . . . . . . . . . . . . . 174
Register State After RESET . . . . . . . . . . . . . . . . . . . . . . . . . . . 175
PWT Signal Generation . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .184
PCD Signal Generation . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 184
CACHE# Signal Generation . . . . . . . . . . . . . . . . . . . . . . . . . . . 185
L1 and L2 Cache States for Read and Write Accesses. . . . . . 195
Valid L1 and L2 Cache States and Effect of Inquire Cycles . 200
L1 and L2 Cache States for Snoops, Flushes,
and Invalidation . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 201
EWBEC Settings. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 204
WC/UC Memory Type . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 207
Table 4.
Table 5.
Table 6.
Table 7.
Table 8.
Table 9.
Table 10.
Table 11.
Table 12.
Table 13.
Table 14.
Table 15.
Table 16.
Table 17.
Table 18.
Table 19.
Table 20.
Table 21.
Table 22.
Table 23.
Table 24.
Table 25.
Table 26.
Table 27.
Table 28.
Table 29.
Table 30.
Table 31.
Table 32.
Table 33.
Table 34.
Table 35.
Table 36.
Table 37.
Table 38.