參數(shù)資料
型號: AD9548BCPZ
廠商: Analog Devices Inc
文件頁數(shù): 92/112頁
文件大小: 0K
描述: IC CLOCK GEN/SYNCHRONIZR 88LFCSP
產(chǎn)品變化通告: AD9548 Mask Change 20/Oct/2010
標準包裝: 1
類型: 時鐘/頻率發(fā)生器,同步器
PLL:
主要目的: 以太網(wǎng),SONET/SDH,Stratum
輸入: CMOS,LVDS,LVPECL
輸出: CMOS,LVDS,LVPECL
電路數(shù): 1
比率 - 輸入:輸出: 1:1
差分 - 輸入:輸出: 是/是
頻率 - 最大: 750kHz
電源電壓: 1.71 V ~ 3.465 V
工作溫度: -40°C ~ 85°C
安裝類型: 表面貼裝
封裝/外殼: 88-VFQFN 裸露焊盤,CSP
供應商設備封裝: 88-LFCSP-VQ(12x12)
包裝: 托盤
AD9548
Data Sheet
Rev. E | Page 80 of 112
Address
Bits
Bit Name
Description
0x0407
[7:6]
Unused
[5]
OUT3 CMOS phase
invert
When the output mode is CMOS, the bit inverts the relative phase between the two
CMOS output pins. Otherwise, this bit is nonfunctional.
0 (default) = not inverted.
1 = inverted.
[4]
OUT3 polarity invert
Invert the polarity of OUT3.
0 (default) = not inverted.
1 = inverted.
[3]
OUT3 drive strength
OUT3 output drive capability control.
0 (default) = CMOS: low drive strength; LVDS: 3.5 mA nominal.
1 = CMOS: normal drive strength; LVDS: 7 mA nominal.
[2:0]
OUT3 mode
OUT3 operating mode select.
000 = CMOS (both pins).
001 = CMOS (positive pin), tristate (negative pin).
010 = tristate (positive pin), CMOS (negative pin).
011 (default) = tristate (both pins).
100 = LVDS.
101 = LVPECL.
110 = reserved.
111 = reserved.
Register 0x0408 to Register 0x0417—Distribution Channel Dividers
Table 71. Q0 Divider1
Address
Bits
Bit Name
Description
0x0408
[7:0]
Q0
Q0 divider, Bits[7:0]
0x0409
[7:0]
Q0 divider, Bits[15:8]
0x040A
[7:0]
Q0 divider, Bits[23:16]
0x040B
[7:6]
Unused
[5:0]
Q0
Q0 divider, Bits[29:24]
1
The default value is 0 (or divide by 1).
Table 72. Q1 Divider1
Address
Bits
Bit Name
Description
0x040C
[7:0]
Q1
Q1 divider, Bits[7:0]
0x040D
[7:0]
Q1 divider, Bits[15:8]
0x040E
[7:0]
Q1 divider, Bits[23:16]
0x040F
[7:6]
Unused
[5:0]
Q1
Q1 divider, Bits[29:24]
1
The default value is 0 (or divide by 1).
Table 73. Q2 Divider1
Address
Bits
Bit Name
Description
0x0410
[7:0]
Q2
Q2 divider, Bits[7:0]
0x0411
[7:0]
Q2 divider, Bits[15:8]
0x0412
[7:0]
Q2 divider, Bits[23:16]
0x0413
[7:6]
Unused
[5:0]
Q2
Q2 divider, Bits[29:24]
1
The default value is 0 (or divide by 1).
相關PDF資料
PDF描述
V375C36M150BL3 CONVERTER MOD DC/DC 36V 150W
MAX3676EHJ+ IC CLOCK RECOVERY 32-TQFP
ADN2813ACPZ IC CLK/DATA REC 1.25GBPS 48LFCSP
AD800-52BRZ IC CLK\DATA RECOVERY PLL 20SOIC
SY87700VZH IC CLK/DATA RECOVERY 3.3V 28SOIC
相關代理商/技術參數(shù)
參數(shù)描述
AD9548BCPZ-REEL7 功能描述:IC CLOCK GEN/SYNCHRONIZR 88LFCSP RoHS:是 類別:集成電路 (IC) >> 時鐘/計時 - 專用 系列:- 標準包裝:28 系列:- 類型:時鐘/頻率發(fā)生器 PLL:是 主要目的:Intel CPU 服務器 輸入:時鐘 輸出:LVCMOS 電路數(shù):1 比率 - 輸入:輸出:3:22 差分 - 輸入:輸出:無/是 頻率 - 最大:400MHz 電源電壓:3.135 V ~ 3.465 V 工作溫度:0°C ~ 85°C 安裝類型:表面貼裝 封裝/外殼:64-TFSOP (0.240",6.10mm 寬) 供應商設備封裝:64-TSSOP 包裝:管件
AD9548XCPZ 制造商:Analog Devices 功能描述:
AD9549 制造商:AD 制造商全稱:Analog Devices 功能描述:Dual Input Network Clock Generator/Synchronizer
AD9549/PCBZ 制造商:Analog Devices 功能描述:DUAL INPUT NETWORK CLOCK GEN/SYNCHRONIZER - Bulk
AD9549A/PCBZ 功能描述:BOARD EVALUATION FOR AD9549A RoHS:是 類別:編程器,開發(fā)系統(tǒng) >> 評估演示板和套件 系列:- 標準包裝:1 系列:PSoC® 主要目的:電源管理,熱管理 嵌入式:- 已用 IC / 零件:- 主要屬性:- 次要屬性:- 已供物品:板,CD,電源