參數(shù)資料
型號: AD9548BCPZ
廠商: Analog Devices Inc
文件頁數(shù): 71/112頁
文件大?。?/td> 0K
描述: IC CLOCK GEN/SYNCHRONIZR 88LFCSP
產(chǎn)品變化通告: AD9548 Mask Change 20/Oct/2010
標(biāo)準(zhǔn)包裝: 1
類型: 時鐘/頻率發(fā)生器,同步器
PLL:
主要目的: 以太網(wǎng),SONET/SDH,Stratum
輸入: CMOS,LVDS,LVPECL
輸出: CMOS,LVDS,LVPECL
電路數(shù): 1
比率 - 輸入:輸出: 1:1
差分 - 輸入:輸出: 是/是
頻率 - 最大: 750kHz
電源電壓: 1.71 V ~ 3.465 V
工作溫度: -40°C ~ 85°C
安裝類型: 表面貼裝
封裝/外殼: 88-VFQFN 裸露焊盤,CSP
供應(yīng)商設(shè)備封裝: 88-LFCSP-VQ(12x12)
包裝: 托盤
Data Sheet
AD9548
Rev. E | Page 61 of 112
Addr
Opt
Name
D7
D6
D5
D4
D3
D2
D1
D0
Def
0x0211
C
Watchdog
timer
Watchdog timer (ms) [15:0] [up to 65.5 sec]
0x00
0x0212
C
0x00
0x0213
S
DAC current
DAC full-scale current [7:0]
0xFF
0x0214
S
DAC
shutdown
Unused
DAC full-scale current [9:8]
0x01
DPLL
0x0300
C
Free running
frequency
tuning word
Free running frequency tuning word [47:0]
0x00
0x0301
C
0x00
0x 0302
C
0x00
0x0303
C
0x00
0x0304
C
0x00
0x0305
C
0x00
0x0306
A, C
Update TW
Unused
Update TW
0x00
0x0307
C
Pull-in
range limits
Pull-in range lower limit [23:0]
0x00
0x0308
C
0x00
0x0309
C
0x00
0x030A
C
Pull-in range upper limit [23:0]
0xFF
0x030B
C
0xFF
0x030C
C
0xFF
0x030D
C
Open loop
phase offset
DDS phase offset word [15:0]
0x00
0x030E
C
0x00
0x030F
C
Closed loop
phase offset
Fixed phase lock offset [39:0] (picoseconds; signed)
0x00
0x0310
C
0x00
0x0311
C
0x00
0x0312
C
0x00
0x0313
C
0x00
0x0314
C
Incremental phase lock offset step size [15:0]
(picoseconds)
0xE8
0x0315
C
0x03
0x0316
C
Phase slew
limit
Phase slew rate limit [15:0] (ns/sec)
0x00
0x0317
C
0x00
0x0318
C
History
accumulation
timer
History accumulation timer [23:0] (milliseconds)
0x30
0x0319
C
0x75
0x031A
C
0x00
0x031B
C
History
mode
Unused
Single
sample
fallback
Persistent
history
Incremental average [2:0]
0x00
Clock Distribution Output
0x0400
S
Distribution
settings
Unused
External
distribution
resistor
Receiver
mode
OUT3
power-
down
OUT2
power-
down
OUT1
power-
down
OUT0
power-
down
0x00
0x0401
S
Distribution
enable
Unused
OUT3
enable
OUT2
enable
OUT1
enable
OUT0
enable
0x00
0x0402
S
Distribution
synchroniza-
tion
Unused
Sync source [1:0]
OUT3 sync
mask
OUT2
sync mask
OUT1
sync mask
OUT0
sync mask
0x00
0x0403
C
Automatic
synchroniza-
tion
Unused
Automatic sync mode [1:0]
0x00
0x0404
S
Distribution
channel
modes
Unused
OUT0
CMOS
phase
invert
OUT0
polarity
invert
OUT0
drive
strength
OUT0 mode
0x03
0x0405
S
Unused
OUT1
CMOS
phase
invert
OUT1
polarity
invert
OUT1
drive
strength
OUT1 mode
0x03
0x0406
S
Unused
OUT2
CMOS
phase
invert
OUT2
polarity
invert
OUT2
drive
strength
OUT2 mode
0x03
0x0407
S
Unused
OUT3
CMOS
phase
invert
OUT3
polarity
invert
OUT3
drive
strength
OUT3 mode
0x03
相關(guān)PDF資料
PDF描述
V375C36M150BL3 CONVERTER MOD DC/DC 36V 150W
MAX3676EHJ+ IC CLOCK RECOVERY 32-TQFP
ADN2813ACPZ IC CLK/DATA REC 1.25GBPS 48LFCSP
AD800-52BRZ IC CLK\DATA RECOVERY PLL 20SOIC
SY87700VZH IC CLK/DATA RECOVERY 3.3V 28SOIC
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
AD9548BCPZ-REEL7 功能描述:IC CLOCK GEN/SYNCHRONIZR 88LFCSP RoHS:是 類別:集成電路 (IC) >> 時鐘/計時 - 專用 系列:- 標(biāo)準(zhǔn)包裝:28 系列:- 類型:時鐘/頻率發(fā)生器 PLL:是 主要目的:Intel CPU 服務(wù)器 輸入:時鐘 輸出:LVCMOS 電路數(shù):1 比率 - 輸入:輸出:3:22 差分 - 輸入:輸出:無/是 頻率 - 最大:400MHz 電源電壓:3.135 V ~ 3.465 V 工作溫度:0°C ~ 85°C 安裝類型:表面貼裝 封裝/外殼:64-TFSOP (0.240",6.10mm 寬) 供應(yīng)商設(shè)備封裝:64-TSSOP 包裝:管件
AD9548XCPZ 制造商:Analog Devices 功能描述:
AD9549 制造商:AD 制造商全稱:Analog Devices 功能描述:Dual Input Network Clock Generator/Synchronizer
AD9549/PCBZ 制造商:Analog Devices 功能描述:DUAL INPUT NETWORK CLOCK GEN/SYNCHRONIZER - Bulk
AD9549A/PCBZ 功能描述:BOARD EVALUATION FOR AD9549A RoHS:是 類別:編程器,開發(fā)系統(tǒng) >> 評估演示板和套件 系列:- 標(biāo)準(zhǔn)包裝:1 系列:PSoC® 主要目的:電源管理,熱管理 嵌入式:- 已用 IC / 零件:- 主要屬性:- 次要屬性:- 已供物品:板,CD,電源