參數(shù)資料
型號: TSB42AA4PDT
廠商: Texas Instruments, Inc.
英文描述: IEEE 1394 A CONSUMER ELECTRONICS LINK LAYER CONTROLLER
中文描述: 1394消費(fèi)電子產(chǎn)品鏈路層控制器
文件頁數(shù): 44/183頁
文件大?。?/td> 798K
代理商: TSB42AA4PDT
第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁當(dāng)前第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁
319
3.2.6
The following explains timing for HSDI multistream modes. These are modes where the HSDI accesses
different buffers by changing the HSDIx_ADDR lines.
HSDI Functional Timing for Multistream Modes
HSDIx_CLK
HSDIx_SYNC
HSDIx_RW
HSDIx_AV
HSDIx_EN
HSDIx_ADDR
HSDIx_DATA
XX
XX
01
02
03
04
01
02
03
04
XX
Figure 324. Functional Timing for Multistream Mode (Read and Write)
The first access is a read. The application should address the read buffer by default and monitor
the HSDIx_AV signal. The HSDIx_AV signal is not asserted unless that specific read buffer is
addressed. The application can also watch the RCVPKT interrupt for the specified read buffer
to determine when to drive the HSDIx_ADDR line.
a.
The application drives the HSDIx_RW signal to indicate a read. It also drives the
HSDIx_ADDR signals to address the read buffer. In general, these two signals must be
driven for at least two HSDIx_CLK cycles before the HSDIx_EN can be driven.
b.
HSDIx_AV goes active at the same time as HSDIx_SYNC and HSDIx_DATA.
c.
The application asserts HSDIx_EN two clock cycles after the address and RW lines have
been asserted. Data is read out of the interface. In this case, the application had asserted
HSDIx_EN and HSDIx_RW one HSDIx_CLK before the HSDI_AV before driving the
HSDIx_EN signal.
d.
The application drives HSDIx_EN low when HSDIx_AV is low. The read is complete.
The second access is a write.
a.
The HSDIx_RW signal is driven low to indicate a write. The HSDIx_ADDR is asserted for
the specified buffer. These signals must be valid for two HSDIx_CLK cycles before enable
or data.
b.
HSDIx_EN is driven high at the same time as HSDIx_SYNC and HSDIx_DATA.
c.
Data is written to the desired buffer. Write is complete when HSDIx_EN is disabled.
HSDI Critical Timing
1.
2.
3.2.7
HSDIx_CLK
HSDIx_SYNC
HSDIx_RW
HSDIx_AV
HSDIx_EN
HSDIx_A[2:0]
HSDIx_D[7:0]
000h
XX
Byte 1
Byte 2
Byte 3
Byte 4
XX
XX
First
t7
t6
t0
t1
t2
t3
XX
t8
t4
XX
t9
Figure 325. HSDI Interface Critical Timing
相關(guān)PDF資料
PDF描述
TSB42AA4PGE IEEE 1394 A CONSUMER ELECTRONICS LINK LAYER CONTROLLER
TSB42AA9I STORAGELYNX 1394 LINK-LAYER CONTROLLER FOR ATA/ATAPI STORAGE PRODUCTS
TSB42AA9IPZT STORAGELYNX 1394 LINK-LAYER CONTROLLER FOR ATA/ATAPI STORAGE PRODUCTS
TSB42AB4I IEEE 1394 A CONSUMER ELECTRONICS LINK LAYER CONTROLLER
TSB42AB4PGE IEEE 1394 A CONSUMER ELECTRONICS LINK LAYER CONTROLLER
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
TSB42AA4PDTG4 功能描述:1394 接口集成電路 Link Layer Cntrlr RoHS:否 制造商:Texas Instruments 類型:Link Layer Controller 工作電源電壓: 封裝 / 箱體:LQFP 封裝:Tray
TSB42AA4PDTR 制造商:Texas Instruments 功能描述:
TSB42AA4PGE 制造商:TI 制造商全稱:Texas Instruments 功能描述:IEEE 1394 A CONSUMER ELECTRONICS LINK LAYER CONTROLLER
TSB42AA4PGER 制造商:Rochester Electronics LLC 功能描述:- Bulk
TSB42AA9 制造商:TI 制造商全稱:Texas Instruments 功能描述:STORAGELYNX 1394 LINK-LAYER CONTROLLER FOR ATA/ATAPI STORAGE PRODUCTS