C.7
ea
Instructions
241
Table C.7d ea Instructions [1st byte = 73H]
+0
+1
+2
+3
+4
+5
+6
+7
+8
+9
+A
+B
+C
+D
+E
+F
0 0
1 0
2 0
3 0
4 0
5 0
6 0
7 0
8 0
9 0
A 0
B 0
C 0
D 0
E 0
F 0
JMP
@RW0
JMP
@RW1
JMP
@RW2
JMP
@RW3
JMP
@RW4
JMP
@RW5
JMP
@RW6
JMP
@RW7
JMP
@@RW0
JMP
@@RW1
JMP
@@RW2
JMP
@@RW3
JMP
@@RW0+
JMP
@@RW1+
JMP
@@RW2+
JMP
@@RW3+
JMP
@@RW0+d8
JMP
@@RW1+d8
JMP
@@RW2+d8
JMP
@@RW3+d8
JMP
@@RW4+d8
JMP
@@RW5+d8
JMP
@@RW6+d8
JMP
@@RW7+d8
JMP
@@RW0+d16
JMP
@@RW1+d16
JMP
@@RW2+d16
JMP
@@RW3+d16
JMP
@@RW0+RW7
JMP
@@RW1+RW7
JMP
@@PC+d16
JMP
@addr16
CALL
@RW0
CALL
@RW1
CALL
@RW2
CALL
@RW3
CALL
@RW4
CALL
@RW5
CALL
@RW6
CALL
@RW7
CALL
@@RW0
CALL
@@RW1
CALL
@@RW2
CALL
@@RW3
CALL
@@RW0+
CALL
@@RW1+
CALL
@@RW2+
CALL
@@RW3+
INCW
RW0
INCW
RW1
INCW
RW2
INCW
RW3
INCW
RW4
INCW
RW5
INCW
RW6
INCW
RW7
INCW
@RW0
INCW
@RW1
INCW
@RW2
INCW
@RW3
INCW
@RW0+
INCW
@RW1+
INCW
@RW2+
INCW
@RW3+
DECW
RW0
DECW
RW1
DECW
RW2
DECW
RW3
DECW
RW4
DECW
RW5
DECW
RW6
DECW
RW7
DECW
@RW0
DECW
@RW1
DECW
@RW2
DECW
@RW3
DECW
@RW0+
DECW
@RW1+
DECW
@RW2+
DECW
@RW3+
MOVW
A, RW0
MOVW
A, RW1
MOVW
A, RW2
MOVW
A, RW3
MOVW
A, RW4
MOVW
A, RW5
MOVW
A, RW6
MOVW
A, RW7
MOVW
A, @RW0
MOVW
A, @RW1
MOVW
A, @RW2
MOVW
A, @RW3
MOVW
A, @RW0+
MOVW
A, @RW1+
MOVW
A, @RW2+
MOVW
A, @RW3+
MOVW
RW0, A
MOVW
RW1, A
MOVW
RW2, A
MOVW
RW3, A
MOVW
RW4, A
MOVW
RW5, A
MOVW
RW6, A
MOVW
RW7, A
MOVW
@RW0, A
MOVW
@RW1. A
MOVW
@RW2, A
MOVW
@RW3, A
MOVW
@RW0+, A
MOVW
@RW1+, A
MOVW
@RW2+, A
MOVW
@RW3+, A
MOVW
RW0, #16
MOVW
RW1, #16
MOVW
RW2, #16
MOVW
RW3, #16
MOVW
RW4, #16
MOVW
RW5, #16
MOVW
RW6, #16
MOVW
RW7, #16
MOVW
@RW0, #16
MOVW
@RW1, #16
MOVW
@RW2, #16
MOVW
@RW3, #16
MOVW
@R
RW0+, #16
MOVW
@R
RW1+, #16
MOVW
RW2+, #16
MOVW
RW3+, #16
XCHW
A, RW0
XCHW
A, RW1
XCHW
A, RW2
XCHW
A, RW3
XCHW
A, RW4
XCHW
A, RW5
XCHW
A, RW6
XCHW
A, RW7
XCHW
A, @RW0
XCHW
A, @RW1
XCHW
A, @RW2
XCHW
A, @RW3
XCHW
A, @RW0+
XCHW
A, @RW1+
XCHW
A, @RW2+
XCHW
A, @RW3+
CALL
@@RW0+d8
CALL
@@RW1+d8
CALL
@@RW2+d8
CALL
@@RW3+d8
CALL
@@RW4+d8
CALL
@@RW5+d8
CALL
@@RW6+d8
CALL
@@RW7+d8
CALL
@@RW0+d16
CALL
@@RW1+d16
CALL
@@RW2+d16
CALL
@@RW3+d16
CALL
@
@RW0+RW7
CALL
@
@RW1+RW7
CALL
@addr16
INCW
@RW0+d8
INCW
@RW1+d8
INCW
@RW2+d8
INCW
@RW3+d8
INCW
@RW4+d8
INCW
@RW5+d8
INCW
@RW6+d8
INCW
@RW7+d8
INCW
@RW0+d16
INCW
@RW1+d16
INCW
@RW2+d16
INCW
@RW3+d16
INCW
@RW0+RW7
INCW
@RW1+RW7
INCW
@PC+d16
INCW
addr16
DECW
@RW0+d8
DECW
@RW1+d8
DECW
@RW2+d8
DECW
@RW3+d8
DECW
@RW4+d8
DECW
@RW5+d8
DECW
@RW6+d8
DECW
@RW7+d8
DECW
@RW0+d16
DECW
@RW1+d16
DECW
@RW2+d16
DECW
@RW3+d16
DECW
@RW0+RW7
DECW
@RW1+RW7
DECW
@PC+d16
DEC
addr16
MOVW A,
@RW0+d8
MOVW A,
@RW1+d8
MOVW A,
@RW2+d8
MOVW A,
@RW3+d8
MOVW A,
@RW4+d8
MOVW A,
@RW5+d8
MOVW A,
@RW6+d8
MOVW A,
@RW7+d8
MOVW A,
@RW0+d16
MOVW A,
@RW1+d16
MOVW A,
@RW2+d16
MOVW A,
@RW3+d16
MOVW A,
@RW0+RW7
MOVW A,
@RW1+RW7
MOVW A,
@PC+d16
MOVW A,
addr16
MOVW @R
W0+d8, A
MOVW @R
W1+d8, A
MOVW @R
W2+d8, A
MOVW @R
W3+d8, A
MOVW @R
W4+d8, A
MOVW @R
W5+d8, A
MOVW @R
W6+d8, A
MOVW @R
W7+d8, A
MOVW @R
W0+d16, A
MOVW @R
W1+d16, A
MOVW @R
W2+d16, A
MOVW @R
W3+d16, A
MOVW @R
W0+RW7, A
MOVW @R
W1+RW7, A
MOVW @R
C+d16, A
MOVW
addr16, A
MOVW @RW
0+d8, #16
MOVW @RW
1+d8, #16
MOVW @RW
2+d8, #16
MOVW @RW
3+d8, #16
MOVW @RW
4+d8, #16
MOVW @RW
5+d8, #16
MOVW @RW
6+d8, #16
MOVW @RW
7+d8, #16
MOVW@RW0
+d16, #16
MOVW@RW1
+d16, #16
MOVW@ RW2
+d16, #16
MOVW @RW3
+d16, #16
MOVW@RW0
+RW7, #16
MOVW @RW1
+RW7, #16
MOVW @PC
+d16, #16
MOVW
ad
dr16, #16
XCHW A,
@RW0+d8
XCHW A,
@RW1+d8
XCHW A,
@RW2+d8
XCHW A,
@RW3+d8
XCHW A,
@RW4+d8
XCHW A,
@RW5+d8
XCHW A,
@RW6+d8
XCHW A,
@RW7+d8
XCHW A,
@RW0+d16
XCHW A,
@RW1+d16
XCHW A,
@RW2+d16
XCHW A,
@RW3+d16
XCHW A,
@RW0+RW7
XCHW A,
@RW1+RW7
XCHW A,
@PC+d16
XCHW A,
addr16
@@PC+d16
Note: The following lists the correspondence between the symbols in the above table and the symbols in the instruction set tables.
#16: #imm16 (16-bit immediate data)
d8 : disp8 (8-bit displacement)
d16: disp16 (16-bit displacement)