參數(shù)資料
型號: PM7325-TC
廠商: PMC-Sierra, Inc.
英文描述: S/UNI-ATLAS-3200 Telecom Standard Product Data Sheet Preliminary
中文描述: S/UNI-ATLAS-3200電信標(biāo)準(zhǔn)產(chǎn)品數(shù)據(jù)的初步
文件頁數(shù): 45/432頁
文件大小: 2406K
代理商: PM7325-TC
第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁當(dāng)前第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁第193頁第194頁第195頁第196頁第197頁第198頁第199頁第200頁第201頁第202頁第203頁第204頁第205頁第206頁第207頁第208頁第209頁第210頁第211頁第212頁第213頁第214頁第215頁第216頁第217頁第218頁第219頁第220頁第221頁第222頁第223頁第224頁第225頁第226頁第227頁第228頁第229頁第230頁第231頁第232頁第233頁第234頁第235頁第236頁第237頁第238頁第239頁第240頁第241頁第242頁第243頁第244頁第245頁第246頁第247頁第248頁第249頁第250頁第251頁第252頁第253頁第254頁第255頁第256頁第257頁第258頁第259頁第260頁第261頁第262頁第263頁第264頁第265頁第266頁第267頁第268頁第269頁第270頁第271頁第272頁第273頁第274頁第275頁第276頁第277頁第278頁第279頁第280頁第281頁第282頁第283頁第284頁第285頁第286頁第287頁第288頁第289頁第290頁第291頁第292頁第293頁第294頁第295頁第296頁第297頁第298頁第299頁第300頁第301頁第302頁第303頁第304頁第305頁第306頁第307頁第308頁第309頁第310頁第311頁第312頁第313頁第314頁第315頁第316頁第317頁第318頁第319頁第320頁第321頁第322頁第323頁第324頁第325頁第326頁第327頁第328頁第329頁第330頁第331頁第332頁第333頁第334頁第335頁第336頁第337頁第338頁第339頁第340頁第341頁第342頁第343頁第344頁第345頁第346頁第347頁第348頁第349頁第350頁第351頁第352頁第353頁第354頁第355頁第356頁第357頁第358頁第359頁第360頁第361頁第362頁第363頁第364頁第365頁第366頁第367頁第368頁第369頁第370頁第371頁第372頁第373頁第374頁第375頁第376頁第377頁第378頁第379頁第380頁第381頁第382頁第383頁第384頁第385頁第386頁第387頁第388頁第389頁第390頁第391頁第392頁第393頁第394頁第395頁第396頁第397頁第398頁第399頁第400頁第401頁第402頁第403頁第404頁第405頁第406頁第407頁第408頁第409頁第410頁第411頁第412頁第413頁第414頁第415頁第416頁第417頁第418頁第419頁第420頁第421頁第422頁第423頁第424頁第425頁第426頁第427頁第428頁第429頁第430頁第431頁第432頁
S/UNI-ATLAS-3200 Telecom Standard Product Data Sheet
Preliminary
Proprietary and Confidential to PMC-Sierra, Inc., and for its Customers’ Internal Use
Document ID: PMC-1990553, Issue 4
45
9
Pin Description
Pin Name
Type
Pin No
Function
SRAM Interface (95 Pins)
The SRAM interface is a 2.5V, 125 MHz ZBT SRAM interface.
XCLK
Input
Crystal clock, nominally 125 MHz.
SRAMCLK_O
Output
SRAM Clock Out. This clock is derived from XCLK, and must
drive both the SRAM and the SYSCLK input for proper operation.
SYSCLK_O
Output
SYSCLK Output Feedback Clock. This clock is identical to
SRAMCLK_O, but must be connected to the SYSCLK input. It is
used to match the delays that SRAMCLK_O experiences,
allowing the timing on the SRAM interface to be guaranteed.
SYSCLK
Input
System Clock. This clock must be driven by the SYSCLK_O
output.
SDAT[63:0]
I/O
SRAM Data. During a write, this output is updated on
SRAMCLK_O. During reads, this input is sampled on the rising
edge of SYSCLK. One cycle of high-impedance is inserted
between changes of direction on this I/O.
SPAR[7:0]
I/O
SRAM Parity. These bits provide byte parity protection across
SDAT[63:0] and SADDR[17:0]. During writes, SPAR[7:0] is
generated by XORing together 8 bits of odd parity on SDAT[63:0]
with 3 bits, LSB justified, of odd parity on SADDR[17:0]. During
writes, this output is updated on the rising edge of SRAMCLK_O.
During reads, this input is sampled on the rising edge of
SYSCLK. One cycle of high-impedance is inserted between
changes of direction on this I/O.
SADDR[17:0]
Output
SRAM Address. 18 bits are provided, to support up to a 256Kx72
external SRAM. If less SRAM is provisioned, the MSB of the
RAM address (which selects the Linkage vs Search tables)
should still be connected to SADDR[17]; SADDR[16] may be left
unconnected if only 8M of external SRAM is needed,
SADDR[16:15] if only 4M, and so on. This output is updated on
the rising edge of SRAMCLK_O.
SRWB
Output
SRAM Read/Write. Indicates whether a read or a write access is
to be executed on the SRAM. Updated on the rising edge of
SRAMCLK_O.
SCEB
Output
SRAM Chip Enable. When low, activates the external SRAM for
an access. When high, the SRAM is deselected, and must go
high-impedance on the third subsequent rising edge of
SRAMCLK_O. Updated on the rising edge of SRAMCLK_O.
相關(guān)PDF資料
PDF描述
PM7326 ATM/PACKET Traffic Manager and Switch
PM7326-BI ATM/PACKET TRAFFIC MANAGER AND SWITCH
PM7328 ATM Layer Solution
PM7328-BI ATM LAYER SOLUTION
PM7329-BI ATM TRAFFIC MANAGER AND SWITCH
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
PM7326 制造商:PMC 制造商全稱:PMC 功能描述:ATM/PACKET TRAFFIC MANAGER AND SWITCH
PM7326BI 制造商:MICRO POWER 功能描述: 制造商:Micro Power Electric 功能描述:
PM7326-BI 制造商:PMC 制造商全稱:PMC 功能描述:ATM/PACKET TRAFFIC MANAGER AND SWITCH
PM7328 制造商:PMC 制造商全稱:PMC 功能描述:ATM LAYER SOLUTION