參數(shù)資料
型號: S5935QF
廠商: APPLIEDMICRO INC
元件分類: 總線控制器
英文描述: PCI 5V Bus Master/Target Device 32-bit
中文描述: PCI BUS CONTROLLER, PQFP160
封裝: PLASTIC, QFP-160
文件頁數(shù): 55/190頁
文件大小: 748K
代理商: S5935QF
第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁當前第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁
4-47
PCI BUS OPERATION REGISTERS
S5935
PCI CONTROLLED BUS MASTER WRITE
ADDRESS REGISTER (MWAR)
Register Name:
PCI Address Offset: 24h
Power-up value:
Attribute:
Size:
Master Write Address
00000000h
Read/Write
32 bits
This register is used to establish the PCI address for
data moving from the Add-On bus to the PCI bus
during PCI bus memory write operations. It consists
of a 30-bit counter with the low-order two bits
hardwired as zeros. Transfers may be any non-zero
byte length as defined by the transfer count register,
MWTC, and must begin on a DWORD boundary.
This DWORD boundary starting constraint is placed
upon this controller’s PCI bus master transfers so
that byte lane alignment can be maintained between
the S5935 controller’s internal FIFO data path, the
Add-On interface, and the PCI bus.
Note: Applications which require a non-DWORD
starting boundary will need to move the first few
bytes under software program control (and without
using the FIFO) to establish a DWORD boundary.
After the DWORD boundary is established the S5935
can begin the task of PCI bus master data transfers.
The Master Write Address Register is continually up-
dated during the transfer process and will always be
pointing to the next unwritten location. Reading of
this register during a transfer process (done when the
S5935 controller is functioning as a target, i.e. not a
bus master) is permitted and may be used to monitor
the progress of the transfer. During the address
phase for bus master write transfers, the two least
significant bits presented on the PCI bus pins
AD[31:0] will always be zero. This identifies to the
target memory that the burst address sequence will
be in a linear order rather than in an Intel 486 or
Pentium cache line fill sequence. Also, the PCI bus
address bit A1 will always be zero when this control-
ler is the bus master. This signifies to the target that
the S5935 controller is burst capable and that the
target should not arbitrarily disconnect after the first
data phase of this operation.
Under certain circumstances, MWAR can be ac-
cessed from the Add-On bus instead of the PCI bus.
See Add-On Initiated Bus Mastering.
31
0
0
1
0
2
Bit
Value
DWORD Address (RO)
Write Transfer Address (R/W)
Figure 1. PCI Controlled Bus Master Write Address Register
相關(guān)PDF資料
PDF描述
S5990-01 POSITION SENSITIVE DETECTOR
S5629-01 POSITION SENSITIVE DETECTOR
S5629-02 POSITION SENSITIVE DETECTOR
S5991-01 POSITION SENSITIVE DETECTOR
S5629 POSITION SENSITIVE DETECTOR
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
S5935QRC 制造商:AppliedMicro 功能描述:PCI Master Device 160-Pin PQFP
S5935TF 制造商:AMCC 制造商全稱:Applied Micro Circuits Corporation 功能描述:PCI 5V Bus Master/Target Device 32-bit
S5935TFC 制造商:AMCC 制造商全稱:Applied Micro Circuits Corporation 功能描述:PCI Product
S593T 制造商:VISHAY 制造商全稱:Vishay Siliconix 功能描述:MOSMIC for TV-Tuner Prestage with 5 V Supply Voltage
S593T_08 制造商:VISHAY 制造商全稱:Vishay Siliconix 功能描述:MOSMIC? for TV-Tuner Prestage with 5 V Supply Voltage