參數資料
型號: TMS320LC57S
廠商: Texas Instruments, Inc.
元件分類: 數字信號處理
英文描述: Digital Signal Processors(35/50ns指令周期,并行邏輯單元,可編程PLL,全雙工同步串行口的DSP)
中文描述: 數字信號處理器(35/50ns指令周期,并行邏輯單元,可編程鎖相環(huán),全雙工同步串行口的數字信號處理器)
文件頁數: 13/87頁
文件大?。?/td> 1864K
代理商: TMS320LC57S
TMS320C5x, TMS320LC5x
DIGITAL SIGNAL PROCESSORS
SPRS030A – APRIL 1995 – REVISED APRIL 1996
13
POST OFFICE BOX 1443
HOUSTON, TEXAS 77251–1443
Pin Functions for the TMS320C52, TMS320LC52 in the PJ Package
SIGNAL
TYPE
DESCRIPTION
PARALLEL INTERFACE BUS
A0–A15
I/O/Z
16-bit external address bus (MSB: A15, LSB: A0)
D0–D15
I/O/Z
16-bit external data bus (MSB: D15, LSB: D0)
PS, DS, IS
O/Z
Program, data, and I/O space select outputs, respectively
STRB
I/O/Z
Timing strobe for external cycles and external DMA
R/W
I/O/Z
Read/write select for external cycles and external DMA
RD, WE
O/Z
Read and write strobes, respectively, for external cycles
READY
I
External bus ready/wait-state control input
BR
I/O/Z
Bus request. Arbitrates global memory and external DMA
SYSTEM INTERFACE/CONTROL SIGNALS
RS
I
Reset. Initializes device and sets PC to zero
MP/MC
I
Microprocessor/microcomputer mode select. Enables internal ROM
HOLD
I
Puts parallel I/F bus in high-impedance state after current cycle
HOLDA
O/Z
Hold acknowledge. Indicates external bus in hold state
XF
O/Z
External flag output. Set/cleared through software
BIO
I
I/O branch input. Implements conditional branches
TOUT
O/Z
Timer output signal. Indicates output of internal timer
INT1–INT4
I
External interrupt inputs
NMI
I
Nonmaskable external interrupt
SERIAL PORT INTERFACE
DR
I
Serial receive-data input
DX
O/Z
Serial transmit-data output. In high-impedance state when not transmitting
CLKR
I
Serial receive-data clock input
CLKX
I/O/Z
Serial transmit-data clock. Internal or external source
FSR
I
Serial receive-frame-synchronization input
FSX
I/O/Z
Serial transmit-frame-synchronization signal. Internal or external source
EMULATION/JTAG INTERFACE
JTAG-test-port scan data input
JTAG-test-port scan data output
JTAG-test-port mode select input
JTAG-port clock input
JTAG-port reset (with pulldown resistor). Disables JTAG when low
Emulation control 0. Reserved for emulation use
Emulation control 1. Puts outputs in high-impedance state when low
TDI
TDO
TMS
TCK
TRST
EMU0
EMU1/OFF
LEGEND:
I =
O =
Z =
I
O/Z
I
I
I
I/O/Z
I/O/Z
Input
Output
High impedance
相關PDF資料
PDF描述
TMS320UVC5409 Fixed-Point Digital Signal Processor(定點DSP)
TMS320VC203 Digital Signal Processors(50ns指令周期, 空閑狀態(tài)CPU全關斷,先進的外圍,多種PLL可選)
TN-83 MICROWAVE NOISE TUBES & NOISE SOURCES
TN-101 CONNECTOR ACCESSORY
TN-102 MICROWAVE NOISE TUBES & NOISE SOURCES
相關代理商/技術參數
參數描述
TMS320LF2401AVFA 功能描述:數字信號處理器和控制器 - DSP, DSC Controller RoHS:否 制造商:Microchip Technology 核心:dsPIC 數據總線寬度:16 bit 程序存儲器大小:16 KB 數據 RAM 大小:2 KB 最大時鐘頻率:40 MHz 可編程輸入/輸出端數量:35 定時器數量:3 設備每秒兆指令數:50 MIPs 工作電源電壓:3.3 V 最大工作溫度:+ 85 C 封裝 / 箱體:TQFP-44 安裝風格:SMD/SMT
TMS320LF2401AVFS 功能描述:數字信號處理器和控制器 - DSP, DSC 16-Bit Fixed-Pt DSP with Flash RoHS:否 制造商:Microchip Technology 核心:dsPIC 數據總線寬度:16 bit 程序存儲器大小:16 KB 數據 RAM 大小:2 KB 最大時鐘頻率:40 MHz 可編程輸入/輸出端數量:35 定時器數量:3 設備每秒兆指令數:50 MIPs 工作電源電壓:3.3 V 最大工作溫度:+ 85 C 封裝 / 箱體:TQFP-44 安裝風格:SMD/SMT
TMS320LF2402APGA 功能描述:數字信號處理器和控制器 - DSP, DSC 16-Bit Fixed-Pt DSP with Flash RoHS:否 制造商:Microchip Technology 核心:dsPIC 數據總線寬度:16 bit 程序存儲器大小:16 KB 數據 RAM 大小:2 KB 最大時鐘頻率:40 MHz 可編程輸入/輸出端數量:35 定時器數量:3 設備每秒兆指令數:50 MIPs 工作電源電壓:3.3 V 最大工作溫度:+ 85 C 封裝 / 箱體:TQFP-44 安裝風格:SMD/SMT
TMS320LF2402APGAR 功能描述:數字信號處理器和控制器 - DSP, DSC 18-Bit Univ Bus Drv With 3-State Outputs RoHS:否 制造商:Microchip Technology 核心:dsPIC 數據總線寬度:16 bit 程序存儲器大小:16 KB 數據 RAM 大小:2 KB 最大時鐘頻率:40 MHz 可編程輸入/輸出端數量:35 定時器數量:3 設備每秒兆指令數:50 MIPs 工作電源電壓:3.3 V 最大工作溫度:+ 85 C 封裝 / 箱體:TQFP-44 安裝風格:SMD/SMT
TMS320LF2402APGS 功能描述:數字信號處理器和控制器 - DSP, DSC 16-Bit Fixed-Pt DSP with Flash RoHS:否 制造商:Microchip Technology 核心:dsPIC 數據總線寬度:16 bit 程序存儲器大小:16 KB 數據 RAM 大小:2 KB 最大時鐘頻率:40 MHz 可編程輸入/輸出端數量:35 定時器數量:3 設備每秒兆指令數:50 MIPs 工作電源電壓:3.3 V 最大工作溫度:+ 85 C 封裝 / 箱體:TQFP-44 安裝風格:SMD/SMT