•         
    
    
    參數(shù)資料
    型號(hào): MCIMX27
    廠商: 飛思卡爾半導(dǎo)體(中國(guó))有限公司
    英文描述: Multimedia Applications Processor(多媒體應(yīng)用處理器)
    中文描述: 多媒體應(yīng)用處理器(多媒體應(yīng)用處理器)
    文件頁(yè)數(shù): 57/118頁(yè)
    文件大小: 1159K
    代理商: MCIMX27
    第1頁(yè)第2頁(yè)第3頁(yè)第4頁(yè)第5頁(yè)第6頁(yè)第7頁(yè)第8頁(yè)第9頁(yè)第10頁(yè)第11頁(yè)第12頁(yè)第13頁(yè)第14頁(yè)第15頁(yè)第16頁(yè)第17頁(yè)第18頁(yè)第19頁(yè)第20頁(yè)第21頁(yè)第22頁(yè)第23頁(yè)第24頁(yè)第25頁(yè)第26頁(yè)第27頁(yè)第28頁(yè)第29頁(yè)第30頁(yè)第31頁(yè)第32頁(yè)第33頁(yè)第34頁(yè)第35頁(yè)第36頁(yè)第37頁(yè)第38頁(yè)第39頁(yè)第40頁(yè)第41頁(yè)第42頁(yè)第43頁(yè)第44頁(yè)第45頁(yè)第46頁(yè)第47頁(yè)第48頁(yè)第49頁(yè)第50頁(yè)第51頁(yè)第52頁(yè)第53頁(yè)第54頁(yè)第55頁(yè)第56頁(yè)當(dāng)前第57頁(yè)第58頁(yè)第59頁(yè)第60頁(yè)第61頁(yè)第62頁(yè)第63頁(yè)第64頁(yè)第65頁(yè)第66頁(yè)第67頁(yè)第68頁(yè)第69頁(yè)第70頁(yè)第71頁(yè)第72頁(yè)第73頁(yè)第74頁(yè)第75頁(yè)第76頁(yè)第77頁(yè)第78頁(yè)第79頁(yè)第80頁(yè)第81頁(yè)第82頁(yè)第83頁(yè)第84頁(yè)第85頁(yè)第86頁(yè)第87頁(yè)第88頁(yè)第89頁(yè)第90頁(yè)第91頁(yè)第92頁(yè)第93頁(yè)第94頁(yè)第95頁(yè)第96頁(yè)第97頁(yè)第98頁(yè)第99頁(yè)第100頁(yè)第101頁(yè)第102頁(yè)第103頁(yè)第104頁(yè)第105頁(yè)第106頁(yè)第107頁(yè)第108頁(yè)第109頁(yè)第110頁(yè)第111頁(yè)第112頁(yè)第113頁(yè)第114頁(yè)第115頁(yè)第116頁(yè)第117頁(yè)第118頁(yè)
    Signal Descriptions
    i.MX27 Data Sheet, Advance Information, Rev. 0.1
    Freescale Semiconductor
    Preliminary—Subject to Change Without Notice
    57
    3.5.8.1
    MII Receive Signal Timing (FEC_RXD[3:0], FEC_RX_DV, FEC_RX_ER,
    and FEC_RX_CLK)
    The receiver functions correctly up to a FEC_RX_CLK maximum frequency of 25 MHz + 1%. There is
    no minimum frequency requirement. In addition, the FEC IPG clock frequency must exceed twice the
    FEC_RX_CLK frequency.
    Figure 17
    shows the MII receive signal timings, and
    Table 24
    lists the timing parameters.
    Figure 17. MII Receive Signal Timing Diagram
    3.5.8.2
    MII Transmit Signal Timing (FEC_TXD[3:0], FEC_TX_EN, FEC_TX_ER,
    and FEC_TX_CLK)
    The transmitter functions correctly up to a FEC_TX_CLK maximum frequency of 25 MHz + 1%. There
    is no minimum frequency requirement. In addition, the FEC IPG clock frequency must exceed twice the
    FEC_TX_CLK frequency.
    Figure 18
    shows the MII transmit signal timings, and
    Table 25
    lists the timing parameters.
    Table 24. MII Receive Signal Timing Parameters
    ID
    Parameter
    1
    1
    FEC_RX_DV, FEC_RX_CLK, and FEC_RXD0 have the same timing in 10 Mbps 7-wire interface mode.
    Min
    Max
    Unit
    M1
    FEC_RXD[3:0], FEC_RX_DV, FEC_RX_ER to FEC_RX_CLK
    setup
    5
    ns
    M2
    FEC_RX_CLK to FEC_RXD[3:0], FEC_RX_DV, FEC_RX_ER
    hold
    5
    ns
    M3
    FEC_RX_CLK pulse width high
    35%
    65%
    FEC_RX_CLK period
    M4
    FEC_RX_CLK pulse width low
    35%
    65%
    FEC_RX_CLK period
    FEC_RX_CLK (input)
    FEC_RXD[3:0] (inputs)
    FEC_RX_DV
    FEC_RX_ER
    M3
    M4
    M1
    M2
    相關(guān)PDF資料
    PDF描述
    MCIMX31_07 Multimedia Applications Processors
    MCIMX31 Multimedia Applications Processors
    MCL245 SILICON EPITAXIAL PLANAR DIODE
    MCL908QT1 M68HC08 Microcontrollers
    MCM63R836 MCM63R836
    相關(guān)代理商/技術(shù)參數(shù)
    參數(shù)描述
    MCIMX27_08 制造商:FREESCALE 制造商全稱:Freescale Semiconductor, Inc 功能描述:Multimedia Applications Processor
    MCIMX27ADSE 功能描述:開(kāi)發(fā)板和工具包 - ARM I.MX27 ADS RoHS:否 制造商:Arduino 產(chǎn)品:Development Boards 工具用于評(píng)估:ATSAM3X8EA-AU 核心:ARM Cortex M3 接口類型:DAC, ICSP, JTAG, UART, USB 工作電源電壓:3.3 V
    MCIMX27ADSE 制造商:Freescale Semiconductor 功能描述:Development Kit
    MCIMX27EC 制造商:FREESCALE 制造商全稱:Freescale Semiconductor, Inc 功能描述:Multimedia Applications Processor
    MCIMX27IPCAM 功能描述:視頻 IC 開(kāi)發(fā)工具 I.MX27 IP CAMERA REF RoHS:否 制造商:Texas Instruments 產(chǎn)品:Evaluation Boards 類型:YPbPr to RGBHV Converters 工具用于評(píng)估:LMH1251 工作電源電壓:5 V