參數(shù)資料
型號: MB90580
廠商: Fujitsu Limited
英文描述: 16-BIT MICROCONTROLLER
中文描述: 16位微控制器
文件頁數(shù): 7/395頁
文件大?。?/td> 3478K
代理商: MB90580
第1頁第2頁第3頁第4頁第5頁第6頁當(dāng)前第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁第193頁第194頁第195頁第196頁第197頁第198頁第199頁第200頁第201頁第202頁第203頁第204頁第205頁第206頁第207頁第208頁第209頁第210頁第211頁第212頁第213頁第214頁第215頁第216頁第217頁第218頁第219頁第220頁第221頁第222頁第223頁第224頁第225頁第226頁第227頁第228頁第229頁第230頁第231頁第232頁第233頁第234頁第235頁第236頁第237頁第238頁第239頁第240頁第241頁第242頁第243頁第244頁第245頁第246頁第247頁第248頁第249頁第250頁第251頁第252頁第253頁第254頁第255頁第256頁第257頁第258頁第259頁第260頁第261頁第262頁第263頁第264頁第265頁第266頁第267頁第268頁第269頁第270頁第271頁第272頁第273頁第274頁第275頁第276頁第277頁第278頁第279頁第280頁第281頁第282頁第283頁第284頁第285頁第286頁第287頁第288頁第289頁第290頁第291頁第292頁第293頁第294頁第295頁第296頁第297頁第298頁第299頁第300頁第301頁第302頁第303頁第304頁第305頁第306頁第307頁第308頁第309頁第310頁第311頁第312頁第313頁第314頁第315頁第316頁第317頁第318頁第319頁第320頁第321頁第322頁第323頁第324頁第325頁第326頁第327頁第328頁第329頁第330頁第331頁第332頁第333頁第334頁第335頁第336頁第337頁第338頁第339頁第340頁第341頁第342頁第343頁第344頁第345頁第346頁第347頁第348頁第349頁第350頁第351頁第352頁第353頁第354頁第355頁第356頁第357頁第358頁第359頁第360頁第361頁第362頁第363頁第364頁第365頁第366頁第367頁第368頁第369頁第370頁第371頁第372頁第373頁第374頁第375頁第376頁第377頁第378頁第379頁第380頁第381頁第382頁第383頁第384頁第385頁第386頁第387頁第388頁第389頁第390頁第391頁第392頁第393頁第394頁第395頁
MB90580 Series
vii
9.4 Operations ...................................................................................................................................112
9.4.1 External interrupts .............................................................................................................112
9.4.2 DTP operation ...................................................................................................................113
9.4.3 Switching between external interrupt and DTP requests ...................................................114
9.5 Notes on use ...............................................................................................................................115
9.5.1 Conditions on the externally connected peripheral when DTP is used .............................115
9.5.2 Recovery from standby ......................................................................................................115
9.5.3 External interrupt/DTP operation procedure ......................................................................115
9.5.4 External interrupt request level ..........................................................................................115
Chapter 10 Delayed Interrupt Generation Module .......................................................................................117
10.1 Outline .......................................................................................................................................117
10.2 Block Diagram ...........................................................................................................................117
10.3 Registers and Register Details ..................................................................................................117
10.4 Operations .................................................................................................................................118
10.4.1 Delayed interrupt occurrence ..........................................................................................118
10.5 Notes on operation ....................................................................................................................118
10.5.1 Delayed interrupt request lock .........................................................................................118
Chapter 11 Communication Prescaler ..........................................................................................................119
11.1 Outline .......................................................................................................................................119
11.2 Block Diagram ...........................................................................................................................119
11.3 Register and Register Details ....................................................................................................120
11.3.1 Clock Division Control Registers .....................................................................................120
11.4 Operations .................................................................................................................................121
Chapter 12 UART ............................................................................................................................................123
12.1 Outline .......................................................................................................................................123
12.2 Block Diagram ...........................................................................................................................124
12.3 Register and Register Details ....................................................................................................125
12.3.1 Serial Mode Register (SMR0/1/2/3/4) ..............................................................................126
12.3.2 Serial Control Register (SCR0/1/2/3/4) ...........................................................................128
12.3.3 Serial Input Data Register (SIDR0/1/2/3/4)/ Serial Ouput Data Register (SODR0/1/2/3/4) 130
12.3.4 Serial Status Register (SSR0/1/2/3/4) .............................................................................130
12.4 Operations .................................................................................................................................132
12.4.1 Operation modes .............................................................................................................132
12.4.2 UART clock selection ......................................................................................................132
12.4.3 Asynchronous mode ........................................................................................................134
12.4.4 CLK synchronous mode ..................................................................................................135
12.4.5 Interrupt occurrence and flag set timing ..........................................................................137
12.4.6 I2OS (Intelligent I/O service) ...........................................................................................139
12.4.7 Notes on use ..................................................................................................................139
12.4.8 Application .......................................................................................................................139
Chapter 13 IE Bus ...........................................................................................................................................141
13.1 Outline .......................................................................................................................................141
13.2 Block Diagram ...........................................................................................................................142
13.3 Registers and Register Details ..................................................................................................143
13.3.1 Command register upper byte (CMRH) ...........................................................................146
13.3.2 Command register lower byte (CMRL) ............................................................................148
13.3.3 Unit address register (MAWH, MAWL) ............................................................................150
13.3.4 Slave address register (SAWH, SAWL) ..........................................................................150
13.3.5 Mutliaddress, control bit set register (DCWR) .................................................................151
相關(guān)PDF資料
PDF描述
MB90595 16-bit Proprietary Microcontroller
MB90595G 16-bit Proprietary Microcontroller
MB90598GPF 16-bit Proprietary Microcontroller
MB90598PF 16-bit Proprietary Microcontroller
MB90F598GPF 16-bit Proprietary Microcontroller
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
MB90580C 制造商:FUJITSU 制造商全稱:Fujitsu Component Limited. 功能描述:16-bit Proprietary Microcontroller
MB90580C_09 制造商:FUJITSU 制造商全稱:Fujitsu Component Limited. 功能描述:16-bit Proprietary Microcontroller
MB90583B 制造商:FUJITSU 制造商全稱:Fujitsu Component Limited. 功能描述:16-bit Proprietary Microcontroller
MB90583BPF 制造商:FUJITSU 制造商全稱:Fujitsu Component Limited. 功能描述:16-bit Proprietary Microcontroller
MB90583BPFV 制造商:FUJITSU 制造商全稱:Fujitsu Component Limited. 功能描述:16-bit Proprietary Microcontroller